欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: EPM1270GF256C3
廠商: Altera
文件頁數: 1/6頁
文件大小: 0K
描述: IC MAX II CPLD 1270 LE 256-FBGA
標準包裝: 90
系列: MAX® II
可編程類型: 系統內可編程
最大延遲時間 tpd(1): 6.2ns
電壓電源 - 內部: 1.71 V ~ 1.89 V
邏輯元件/邏輯塊數目: 1270
宏單元數: 980
輸入/輸出數: 212
工作溫度: 0°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 256-BGA
供應商設備封裝: 256-FBGA(17x17)
包裝: 托盤
配用: 544-2380-ND - KIT DEV MAXII W/EPM 1270N
其它名稱: 544-1327
1. Introduction
Introduction
The MAX II family of instant-on, non-volatile CPLDs is based on a 0.18-m,
6-layer-metal-flash process, with densities from 240 to 2,210 logic elements (LEs) (128
to 2,210 equivalent macrocells) and non-volatile storage of 8 Kbits. MAX II devices
offer high I/O counts, fast performance, and reliable fitting versus other CPLD
architectures. Featuring MultiVolt core, a user flash memory (UFM) block, and
enhanced in-system programmability (ISP), MAX II devices are designed to reduce
cost and power while providing programmable solutions for applications such as bus
bridging, I/O expansion, power-on reset (POR) and sequencing control, and device
configuration control.
Features
The MAX II CPLD has the following features:
Low-cost, low-power CPLD
Instant-on, non-volatile architecture
Standby current as low as 25 A
Provides fast propagation delay and clock-to-output times
Provides four global clocks with two clocks available per logic array block (LAB)
UFM block up to 8 Kbits for non-volatile storage
MultiVolt core enabling external supply voltages to the device of either
3.3 V/2.5 V or 1.8 V
MultiVolt I/O interface supporting 3.3-V, 2.5-V, 1.8-V, and 1.5-V logic levels
Bus-friendly architecture including programmable slew rate, drive strength,
bus-hold, and programmable pull-up resistors
Schmitt triggers enabling noise tolerant inputs (programmable per pin)
I/Os are fully compliant with the Peripheral Component Interconnect Special
Interest Group (PCI SIG) PCI Local Bus Specification, Revision 2.2 for 3.3-V
operation at 66 MHz
Supports hot-socketing
Built-in Joint Test Action Group (JTAG) boundary-scan test (BST) circuitry
compliant with IEEE Std. 1149.1-1990
ISP circuitry compliant with IEEE Std. 1532
MII51001-1.9
相關PDF資料
PDF描述
TAP475K050CCS CAP TANT 4.7UF 50V 10% RADIAL
EPM7128STC100-7N IC MAX 7000 CPLD 128 100-TQFP
VE-B10-CW-B1 CONVERTER MOD DC/DC 5V 100W
EPM7128STC100-7 IC MAX 7000 CPLD 128 100-TQFP
NMV1205DAC CONV DC/DC 1W 12VIN 5VOUT DIP
相關代理商/技術參數
參數描述
EPM1270GF256C3N 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX II 980 Macro 212 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM1270GF256C4 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX II 980 Macro 212 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM1270GF256C4N 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX II 980 Macro 212 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM1270GF256C5 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX II 980 Macro 212 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM1270GF256C5N 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX II 980 Macro 212 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
主站蜘蛛池模板: 南郑县| 西青区| 金阳县| 青海省| 白朗县| 锡林浩特市| 厦门市| 山丹县| 舟山市| 汨罗市| 革吉县| 卫辉市| 来凤县| 皮山县| 柯坪县| 沭阳县| 阿巴嘎旗| 鞍山市| 东海县| 五原县| 林芝县| 蒲城县| 丹阳市| 永兴县| 登封市| 乐昌市| 宁化县| 固始县| 开阳县| 汉川市| 康平县| 二连浩特市| 平和县| 澳门| 曲阜市| 特克斯县| 景德镇市| 苏尼特右旗| 呈贡县| 文昌市| 庆元县|