欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: IDT2309
廠商: Integrated Device Technology, Inc.
英文描述: 3.3V ZERO DELAY CLOCK BUFFER
中文描述: 3.3零延遲時鐘緩沖器
文件頁數: 1/10頁
文件大小: 135K
代理商: IDT2309
1
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
IDT2309
3.3V ZERO DELAY CLOCK BUFFER
NOV EMBER 2002
2002 Integrated Device Technology, Inc.
DSC 5175/5
c
COMMERCIAL AND INDUS T RIAL T EMPERAT URE RANGES
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
FEATURES:
Phase-Lock Loop Clock Distribution
10MHz to 133MHz operating frequency
Distributes one clock input to one bank of five and one bankd
of four outputs
Separate output enable for each output bank
Output Skew < 250ps
Low jitter <200 ps cycle-to-cycle
IDT2309-1 for Standard Drive
IDT2309-1H for High Drive
No external RC network required
Operates at 3.3V V
DD
Available in SOIC and TSSOP packages
FUNCTIONAL BLOCK DIAGRAM
IDT2309
3.3V ZERO DELAY
CLOCK BUFFER
DESCRIPTION:
The IDT2309 is a high-speed phase-lock loop (PLL) clock buffer,
designed to address high-speed clock distribution applications. The zero
delay is achieved by aligning the phase between the incomng clock and
the output clock, operable within the range of 10 to 133MHz.
The IDT2309 is a 16-pin version of the IDT2305. The IDT2309 accepts
one reference input, and drives two banks of four low skew clocks. The
-1H version of this device operates at up to 133MHz frequency and has
higher drive than the -1 device. All parts have on-chip PLLs which lock
to an input clock on the REF pin. The PLL feedback is on-chip and is
obtained fromthe CLKOUT pad. In the absence of an input clock, the
IDT2309 enters power down, and the outputs are tri-stated. In this mode,
the device will draw less than 25μA.
The IDT2309 is characterized for both Industrial and Commercial
operation.
NOTE:
For new designs, refer to AN-233.
PLL
S1
CLKA1
CLKA2
CLKA3
CLKA4
CLKB1
CLKB2
CLKB3
CLKB4
Control
Logic
1
REF
S2
16
CLKOUT
8
9
2
3
14
15
6
7
10
11
相關PDF資料
PDF描述
IDT2309-1DC 3.3V ZERO DELAY CLOCK BUFFER
IDT2309-1DCI 3.3V ZERO DELAY CLOCK BUFFER
IDT2309-1HDC 3.3V ZERO DELAY CLOCK BUFFER
IDT2309-1HDCG 3.3V ZERO DELAY CLOCK BUFFER
IDT2309-1HDCGI 3.3V ZERO DELAY CLOCK BUFFER
相關代理商/技術參數
參數描述
IDT2309_12 制造商:IDT 制造商全稱:Integrated Device Technology 功能描述:3.3V ZERO DELAY CLOCK BUFFER Phase-Lock Loop Clock Distribution
IDT2309-1DC 功能描述:IC CLK BUFFER ZD STD DRV 16-SOIC RoHS:否 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發生器,PLL,頻率合成器 系列:- 產品變化通告:Product Discontinuation 04/May/2011 標準包裝:96 系列:- 類型:時鐘倍頻器,零延遲緩沖器 PLL:帶旁路 輸入:LVTTL 輸出:LVTTL 電路數:1 比率 - 輸入:輸出:1:8 差分 - 輸入:輸出:無/無 頻率 - 最大:133.3MHz 除法器/乘法器:是/無 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應商設備封裝:16-TSSOP 包裝:管件 其它名稱:23S08-5HPGG
IDT2309-1DC8 功能描述:IC CLK BUFFER ZD STD DRV 16-SOIC RoHS:否 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發生器,PLL,頻率合成器 系列:- 產品變化通告:Product Discontinuation 04/May/2011 標準包裝:96 系列:- 類型:時鐘倍頻器,零延遲緩沖器 PLL:帶旁路 輸入:LVTTL 輸出:LVTTL 電路數:1 比率 - 輸入:輸出:1:8 差分 - 輸入:輸出:無/無 頻率 - 最大:133.3MHz 除法器/乘法器:是/無 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應商設備封裝:16-TSSOP 包裝:管件 其它名稱:23S08-5HPGG
IDT2309-1DCG 功能描述:IC CLK BUFFER ZD STD DRV 16-SOIC RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發生器,PLL,頻率合成器 系列:- 標準包裝:2,000 系列:- 類型:PLL 時鐘發生器 PLL:帶旁路 輸入:LVCMOS,LVPECL 輸出:LVCMOS 電路數:1 比率 - 輸入:輸出:2:11 差分 - 輸入:輸出:是/無 頻率 - 最大:240MHz 除法器/乘法器:是/無 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:32-LQFP 供應商設備封裝:32-TQFP(7x7) 包裝:帶卷 (TR)
IDT2309-1DCG8 功能描述:IC CLK BUFFER ZD STD DRV 16-SOIC RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發生器,PLL,頻率合成器 系列:- 標準包裝:2,000 系列:- 類型:PLL 時鐘發生器 PLL:帶旁路 輸入:LVCMOS,LVPECL 輸出:LVCMOS 電路數:1 比率 - 輸入:輸出:2:11 差分 - 輸入:輸出:是/無 頻率 - 最大:240MHz 除法器/乘法器:是/無 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:32-LQFP 供應商設備封裝:32-TQFP(7x7) 包裝:帶卷 (TR)
主站蜘蛛池模板: 县级市| 连云港市| 通化县| 安新县| 泾源县| 阜南县| 嘉善县| 邵武市| 凤凰县| 平塘县| 基隆市| 正定县| 承德市| 安阳县| 夏津县| 寿阳县| 当阳市| 德惠市| 灌阳县| 惠东县| 左权县| 九寨沟县| 浦东新区| 潜江市| 鹤山市| 武胜县| 家居| 孝义市| 藁城市| 财经| 出国| 格尔木市| 延安市| 澄迈县| 鄂州市| 敦化市| 台东市| 青海省| 巴塘县| 寿宁县| 台南县|