欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數(shù)資料
型號(hào): 74AUP1G74GT,115
廠商: NXP Semiconductors
文件頁(yè)數(shù): 1/28頁(yè)
文件大小: 0K
描述: IC F-F D-TYPE POS EDGE 8-XSON
產(chǎn)品培訓(xùn)模塊: Logic Packages
標(biāo)準(zhǔn)包裝: 5,000
系列: 74AUP
功能: 設(shè)置(預(yù)設(shè))和復(fù)位
類型: D 型
輸出類型: 差分
元件數(shù): 1
每個(gè)元件的位元數(shù): 1
頻率 - 時(shí)鐘: 550MHz
延遲時(shí)間 - 傳輸: 2.2ns
觸發(fā)器類型: 正邊沿
輸出電流高,低: 4mA,4mA
電源電壓: 0.8 V ~ 3.6 V
工作溫度: -40°C ~ 125°C
安裝類型: 表面貼裝
封裝/外殼: 8-XFDFN
包裝: 帶卷 (TR)
1.
General description
The 74AUP1G74 provides a low-power, low-voltage single positive-edge triggered D-type
flip-flop with individual data (D), clock (CP), set (SD) and reset (RD) inputs and
complementary Q and Q outputs. The SD and RD are asynchronous active LOW inputs
and operate independently of the clock input. Information on the data input is transferred
to the Q output on the LOW-to-HIGH transition of the clock pulse. The D input must be
stable one set-up time prior to the LOW-to-HIGH clock transition for predictable operation.
Schmitt trigger action at all inputs makes the circuit tolerant to slower input rise and fall
times across the entire VCC range from 0.8 V to 3.6 V.
This device ensures a very low static and dynamic power consumption across the entire
VCC range from 0.8 V to 3.6 V.
This device is fully specified for partial power-down applications using IOFF. The IOFF
circuitry disables the output, preventing the damaging backflow current through the device
when it is powered down.
2.
Features and benefits
Wide supply voltage range from 0.8 V to 3.6 V
High noise immunity
Complies with JEDEC standards:
JESD8-12 (0.8 V to 1.3 V)
JESD8-11 (0.9 V to 1.65 V)
JESD8-7 (1.2 V to 1.95 V)
JESD8-5 (1.8 V to 2.7 V)
JESD8-B (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F Class 3A exceeds 5000 V
MM JESD22-A115-A exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Low static power consumption; ICC = 0.9 A (maximum)
Latch-up performance exceeds 100 mA per JESD 78 Class II
Inputs accept voltages up to 3.6 V
Low noise overshoot and undershoot < 10 % of VCC
IOFF circuitry provides partial power-down mode operation
Multiple package options
Specified from
40 Cto+85 C and 40 Cto+125 C
74AUP1G74
Low-power D-type flip-flop with set and reset; positive-edge
trigger
Rev. 9 — 6 January 2014
Product data sheet
相關(guān)PDF資料
PDF描述
74LVC74ABQ,115 IC DUAL D FF POS-EDGE 14DHVQFN
74LVC1G79GF,132 IC SNGL D FF POS-EDGE TRIG 6XSON
N74F574N,602 IC TRANSP LATCH OCTAL 3ST 20DIP
1-826886-2 3POS ECONOSEAL PLUG HSING SKT
V300A48M400BF CONVERTER MOD DC/DC 48V 400W
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
74AUP1G74GT-G 功能描述:觸發(fā)器 1.8 D F/F SET/RESET EDGE TRIG RoHS:否 制造商:Texas Instruments 電路數(shù)量:2 邏輯系列:SN74 邏輯類型:D-Type Flip-Flop 極性:Inverting, Non-Inverting 輸入類型:CMOS 輸出類型: 傳播延遲時(shí)間:4.4 ns 高電平輸出電流:- 16 mA 低電平輸出電流:16 mA 電源電壓-最大:5.5 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:X2SON-8 封裝:Reel
74AUP1G74GXX 功能描述:74AUP1G74GX SOT1233 X2SON8 制造商:nexperia usa inc. 系列:74AUP 包裝:剪切帶(CT) 零件狀態(tài):在售 功能:設(shè)置(預(yù)設(shè))和復(fù)位 類型:D 型 輸出類型:差分 元件數(shù):1 每元件位數(shù):1 時(shí)鐘頻率:315MHz 不同 V,最大 CL 時(shí)的最大傳播延遲:5.8ns @ 3.3V,30pF 觸發(fā)器類型:正邊沿 電流 - 輸出高,低:4mA,4mA 電壓 - 電源:0.8 V ~ 3.6 V 電流 - 靜態(tài)(Iq):500nA 輸入電容:0.6pF 工作溫度:-40°C ~ 125°C(TA) 安裝類型:表面貼裝 封裝/外殼:8-XFDFN 裸露焊盤 標(biāo)準(zhǔn)包裝:1
74AUP1G79 制造商:PHILIPS 制造商全稱:NXP Semiconductors 功能描述:Low-power D-type flip-flop; positive-edge trigger
74AUP1G79GF 制造商:NXP Semiconductors 功能描述:Cut Tape 制造商:NXP Semiconductors 功能描述:IC D F-F POS-EDG LOW PWR X
74AUP1G79GF,132 功能描述:觸發(fā)器 1.8V SINGLE D-TYPE RoHS:否 制造商:Texas Instruments 電路數(shù)量:2 邏輯系列:SN74 邏輯類型:D-Type Flip-Flop 極性:Inverting, Non-Inverting 輸入類型:CMOS 輸出類型: 傳播延遲時(shí)間:4.4 ns 高電平輸出電流:- 16 mA 低電平輸出電流:16 mA 電源電壓-最大:5.5 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:X2SON-8 封裝:Reel
主站蜘蛛池模板: 仙桃市| 义乌市| 鄄城县| 安阳市| 教育| 汝州市| 武强县| 吉木萨尔县| 文昌市| 南部县| 大余县| 东台市| 布尔津县| 富顺县| 团风县| 河北区| 敖汉旗| 米泉市| 平江县| 吕梁市| 宜昌市| 温泉县| 韩城市| 阿尔山市| 义乌市| 沂源县| 理塘县| 咸阳市| 襄汾县| 江孜县| 娄烦县| 龙里县| 罗平县| 文登市| 建瓯市| 磴口县| 潮州市| 永清县| 东至县| 右玉县| 海口市|