欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: 74HC73D,653
廠商: NXP Semiconductors
文件頁數: 1/12頁
文件大小: 0K
描述: IC DUAL JK F-F NEG EDGE 14SOIC
產品培訓模塊: Logic Packages
標準包裝: 1
系列: 74HC
功能: 復位
類型: JK 型
輸出類型: 差分
元件數: 2
每個元件的位元數: 1
頻率 - 時鐘: 77MHz
延遲時間 - 傳輸: 15ns
觸發器類型: 負邊沿
輸出電流高,低: 5.2mA,5.2mA
電源電壓: 2 V ~ 6 V
工作溫度: -40°C ~ 125°C
安裝類型: 表面貼裝
封裝/外殼: 14-SOIC(0.154",3.90mm 寬)
包裝: 標準包裝
其它名稱: 568-8164-6
1.
General description
The 74HC73 is a high-speed Si-gate CMOS device that complies with JEDEC
standard no. 7A. It is pin compatible with Low-power Schottky TTL (LSTTL).
The 74HC73 is a dual negative-edge triggered JK ip-op featuring individual J, K, clock
(nCP) and reset (nR) inputs; also complementary nQ and nQ outputs.
The J and K inputs must be stable one set-up time prior to the HIGH-to-LOW clock
transition for predictable operation.
The reset (nR) is an asynchronous active LOW input. When LOW, it overrides the clock
and data inputs, forcing the nQ output LOW and the nQ output HIGH.
Schmitt-trigger action in the clock input makes the circuit highly tolerant to slower clock
rise and fall times.
2.
Features
I Low-power dissipation
I Complies with JEDEC standard no. 7A
I ESD protection:
N HBM JESD22-A114E exceeds 2000 V
N MM JESD22-A115-A exceeds 200 V
I Multiple package options
I Specied from 40 °Cto+80 °C and from 40 °C to +125 °C
3.
Ordering information
74HC73
Dual JK ip-op with reset; negative-edge trigger
Rev. 04 — 19 March 2008
Product data sheet
Table 1.
Ordering information
Type number
Package
Temperature range Name
Description
Version
74HC73N
40 °C to +125 °C
DIP14
plastic dual in-line package; 14 leads (300 mil)
SOT27-1
74HC73D
40 °C to +125 °C
SO14
plastic small outline package; 14 leads; body width 3.9 mm
SOT108-1
74HC73DB
40 °C to +125 °C
SSOP14
plastic shrink small outline package; 14 leads; body width
5.3 mm
SOT337-1
74HC73PW
40 °C to +125 °C
TSSOP14 plastic thin shrink small outline package; 14 leads; body
width 4.4 mm
SOT402-1
相關PDF資料
PDF描述
TXR40AB90-2016BI ADPTR TINEL LOCK ANG SHELL 21, G
TXR41AB45-2014BI ADPTR TINEL LOCK ANG SHELL 20,21
TXR41AB45-2014AI ADPTR TINEL LOCK ANG SHELL 20,21
TXR41AB90-2012AI ADPTR TINEL LOCK ANG SHELL 20,21
TXR40AB45-2010AI ADPTR TINEL LOCK ANG SHELL 21, G
相關代理商/技術參數
參數描述
74HC73DB 功能描述:觸發器 DUAL J-K MASTR-SLAVE RoHS:否 制造商:Texas Instruments 電路數量:2 邏輯系列:SN74 邏輯類型:D-Type Flip-Flop 極性:Inverting, Non-Inverting 輸入類型:CMOS 輸出類型: 傳播延遲時間:4.4 ns 高電平輸出電流:- 16 mA 低電平輸出電流:16 mA 電源電壓-最大:5.5 V 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:X2SON-8 封裝:Reel
74HC73DB,112 功能描述:觸發器 DUAL J-K MASTR-SLAVE RoHS:否 制造商:Texas Instruments 電路數量:2 邏輯系列:SN74 邏輯類型:D-Type Flip-Flop 極性:Inverting, Non-Inverting 輸入類型:CMOS 輸出類型: 傳播延遲時間:4.4 ns 高電平輸出電流:- 16 mA 低電平輸出電流:16 mA 電源電壓-最大:5.5 V 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:X2SON-8 封裝:Reel
74HC73DB,118 功能描述:觸發器 DUAL J-K MASTR-SLAVE RoHS:否 制造商:Texas Instruments 電路數量:2 邏輯系列:SN74 邏輯類型:D-Type Flip-Flop 極性:Inverting, Non-Inverting 輸入類型:CMOS 輸出類型: 傳播延遲時間:4.4 ns 高電平輸出電流:- 16 mA 低電平輸出電流:16 mA 電源電壓-最大:5.5 V 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:X2SON-8 封裝:Reel
74HC73DB-T 功能描述:觸發器 DUAL J-K MASTR-SLAVE RoHS:否 制造商:Texas Instruments 電路數量:2 邏輯系列:SN74 邏輯類型:D-Type Flip-Flop 極性:Inverting, Non-Inverting 輸入類型:CMOS 輸出類型: 傳播延遲時間:4.4 ns 高電平輸出電流:- 16 mA 低電平輸出電流:16 mA 電源電壓-最大:5.5 V 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:X2SON-8 封裝:Reel
74HC73M 制造商:HARRIS 功能描述:74HC73
主站蜘蛛池模板: 项城市| 图木舒克市| 太谷县| 海阳市| 柳江县| 天柱县| 德清县| 博野县| 安宁市| 浦江县| 大理市| 翁源县| 祥云县| 梓潼县| 深水埗区| 林周县| 贞丰县| 贵州省| 太白县| 涿鹿县| 汝城县| 台江县| 齐河县| 泽普县| 花莲县| 博客| 台中县| 佛坪县| 新津县| 兴山县| 荆门市| 奎屯市| 武隆县| 达拉特旗| 恭城| 大邑县| 静海县| 顺义区| 安岳县| 德格县| 平遥县|