欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: 74LVC2G74GM,125
廠商: NXP Semiconductors
文件頁數: 1/20頁
文件大小: 0K
描述: IC SNGL D FF POS-EDG TRIG 8XQFN
產品培訓模塊: Logic Packages
標準包裝: 4,000
系列: 74LVC
功能: 設置(預設)和復位
類型: D 型
輸出類型: 差分
元件數: 1
每個元件的位元數: 1
頻率 - 時鐘: 200MHz
延遲時間 - 傳輸: 2.5ns
觸發器類型: 正邊沿
輸出電流高,低: 32mA,32mA
電源電壓: 1.65 V ~ 5.5 V
工作溫度: -40°C ~ 125°C
安裝類型: 表面貼裝
封裝/外殼: 8-XQFN 裸露焊盤
包裝: 帶卷 (TR)
其它名稱: 568-9355-2
74LVC2G74GM,125-ND
74LVC2G74GM-G
74LVC2G74GM-G-ND
935281298125
1.
General description
The 74LVC2G74 is a single positive-edge triggered D-type flip-flop with individual data (D)
inputs, clock (CP) inputs, set (SD) and reset (RD) inputs, and complementary Q and Q
outputs.
This device is fully specified for partial power-down applications using IOFF. The IOFF
circuitry disables the output, preventing damaging backflow current through the device
when it is powered down.
The set and reset are asynchronous active LOW inputs and operate independently of the
clock input. Information on the data input is transferred to the Q output on the
LOW-to-HIGH transition of the clock pulse. The D inputs must be stable, one set-up time
prior to the LOW-to-HIGH clock transition for predictable operation.
Schmitt-trigger action at all inputs makes the circuit highly tolerant of slower input rise and
fall times.
2.
Features and benefits
Wide supply voltage range from 1.65 V to 5.5 V
5 V tolerant inputs for interfacing with 5 V logic
High noise immunity
Complies with JEDEC standard:
JESD8-7 (1.65 V to 1.95 V)
JESD8-5 (2.3 V to 2.7 V)
JESD8-B/JESD36 (2.7 V to 3.6 V)
24 mA output drive (V
CC =3.0 V)
ESD protection:
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115-A exceeds 200 V
CMOS low power consumption
Latch-up performance exceeds 250 mA
Direct interface with TTL levels
Inputs accept voltages up to 5 V
Multiple package options
Specified from
40 Cto+85 C and 40 Cto+125 C
74LVC2G74
Single D-type flip-flop with set and reset; positive edge trigger
Rev. 10 — 2 April 2013
Product data sheet
相關PDF資料
PDF描述
M85049/1823N03 BACKSHELL EMI RFI SIZE 23 NICKEL
M85049/11-118W BACKSHELL SIZE 16 CADMIUM
M85049/1716N06 BACKSHELL EMI RFI SIZE 16 NICKEL
M85049/1925W08A BACKSHELL EMI RFI SZ 25 CADMIUM
M85049/9-13W BACKSHELL 90 DEG SIZE 18 CADMIUM
相關代理商/技術參數
參數描述
74LVC2G74GM-G 功能描述:觸發器 3.3V SGL D SET RST +ED TRIG RoHS:否 制造商:Texas Instruments 電路數量:2 邏輯系列:SN74 邏輯類型:D-Type Flip-Flop 極性:Inverting, Non-Inverting 輸入類型:CMOS 輸出類型: 傳播延遲時間:4.4 ns 高電平輸出電流:- 16 mA 低電平輸出電流:16 mA 電源電壓-最大:5.5 V 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:X2SON-8 封裝:Reel
74LVC2G74GN 制造商:NXP Semiconductors 功能描述:IC D FLIP-FLOP POS EDGE XSO
74LVC2G74GN,115 功能描述:觸發器 Single D-type flip flop RoHS:否 制造商:Texas Instruments 電路數量:2 邏輯系列:SN74 邏輯類型:D-Type Flip-Flop 極性:Inverting, Non-Inverting 輸入類型:CMOS 輸出類型: 傳播延遲時間:4.4 ns 高電平輸出電流:- 16 mA 低電平輸出電流:16 mA 電源電壓-最大:5.5 V 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:X2SON-8 封裝:Reel
74LVC2G74GS,115 功能描述:轉換 - 電壓電平 13.4ns 5.5V 300mW RoHS:否 制造商:Micrel 類型:CML/LVDS/LVPECL to LVCMOS/LVTTL 傳播延遲時間:1.9 ns 電源電流:14 mA 電源電壓-最大:3.6 V 電源電壓-最小:3 V 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:MLF-8
74LVC2G74GT 制造商:NXP Semiconductors 功能描述:IC D FLIP-FLOP POS EDGE XSO
主站蜘蛛池模板: 吉安市| 凤翔县| 拉萨市| 龙胜| 唐河县| 星座| 新巴尔虎右旗| 遂溪县| 通化市| 江西省| 安徽省| 襄城县| 鹤岗市| 永清县| 水富县| 广汉市| 南澳县| 繁峙县| 达日县| 宜黄县| 收藏| 荣成市| 游戏| 高清| 新安县| 石渠县| 龙井市| 儋州市| 襄垣县| 天长市| 霞浦县| 富顺县| 德格县| 白玉县| 中方县| 浠水县| 凌源市| 临西县| 伊宁县| 蒲江县| 长海县|