欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: 74VHCT573AM
廠商: 意法半導體
元件分類: 通用總線功能
英文描述: OCTAL D-TYPE LATCH WITH 3 STATE OUTPUT NON INVERTING
中文描述: 八路D型,3態輸出的非反相鎖存
文件頁數: 1/10頁
文件大小: 74K
代理商: 74VHCT573AM
74VHCT573A
OCTAL D-TYPE LATCH
WITH 3 STATE OUTPUT NON INVERTING
February 2000
I
HIGHSPEED:t
PD
=5.4ns(TYP.)atV
CC
= 5V
I
LOWPOWERDISSIPATION:
I
CC
=4
μ
A(MAX.) at T
A
=25
o
C
I
COMPATIBLEWITH TTL OUTPUTS:
V
IH
=2V (MIN),V
IL
= 0.8V(MAX)
I
POWERDOWN PROTECTIONON INPUTS&
OUTPUTS
I
SYMMETRICALOUTPUTIMPEDANCE:
|I
OH
| = I
OL
= 8 mA(MIN)
I
BALANCEDPROPAGATIONDELAYS:
t
PLH
t
PHL
I
OPERATINGVOLTAGERANGE:
V
CC
(OPR)= 4.5Vto 5.5V
I
PINANDFUNCTION COMPATIBLEWITH
74SERIES573
I
IMPROVEDLATCH-UP IMMUNITY
I
LOWNOISE:V
OLP
= 0.9V(Max.)
DESCRIPTION
The 74VHCT573A is an advanced high-speed
CMOS OCTAL D-TYPE LATCH with 3 STATE
OUTPUT
NON
INVERTING
sub-micron silicon gate and double-layer metal
wiring C
2
MOS technology.
This 8 bit D-Type latch is controlled by a latch
enable input (LE) and an output enable input
(OE).
fabricated
with
While the LE input is held at a high level, the Q
outputswill follow the data inputs precisely.
When the LE is taken low, the Q outputs will be
latchedpreciselyat thelogic level of D input data.
While the (OE) input is low, the 8 outputs will be
in a normal logic state (high or low logic level)
and while high level the outputs will be in a high
impedancestate.
Power down protection is provided on all inputs
and outputs and 0 to 7V can be accepted on
inputs with no regard to the supply voltage. This
device can be used to interface5V to 3V.
All
inputs
and
outputs are
protection circuits against static discharge, giving
them 2KV ESD immunity and transient excess
voltage.
equipped with
PIN CONNECTION AND IEC LOGIC SYMBOLS
SOP
TSSOP
ORDER CODES
TUBE
74VHCT573AM
PACKAGE
SOP
TSSOP
T & R
74VHCT573AMTR
74VHCT573ATTR
1/10
相關PDF資料
PDF描述
74VHCT573AMTR OCTAL D-TYPE LATCH WITH 3 STATE OUTPUT NON INVERTING
74VHCT573 Octal D-Type Latch with 3-STATE Outputs
74VHCT573A Octal D-Type Latch with 3-STATE Outputs
74VHCT573AM Octal Transparent D-Type Latches With 3-State Outputs 20-PDIP -40 to 85
74VHCT573AMTC Octal D-Type Latch with 3-STATE Outputs
相關代理商/技術參數
參數描述
74VHCT573AM_Q 功能描述:閉鎖 Octal D-Type Latch RoHS:否 制造商:Micrel 電路數量:1 邏輯類型:CMOS 邏輯系列:TTL 極性:Non-Inverting 輸出線路數量:9 高電平輸出電流: 低電平輸出電流: 傳播延遲時間: 電源電壓-最大:12 V 電源電壓-最小:5 V 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 封裝 / 箱體:SOIC-16 封裝:Reel
74VHCT573AMTC 功能描述:閉鎖 Octal D-Type Latch RoHS:否 制造商:Micrel 電路數量:1 邏輯類型:CMOS 邏輯系列:TTL 極性:Non-Inverting 輸出線路數量:9 高電平輸出電流: 低電平輸出電流: 傳播延遲時間: 電源電壓-最大:12 V 電源電壓-最小:5 V 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 封裝 / 箱體:SOIC-16 封裝:Reel
74VHCT573AMTC_Q 功能描述:閉鎖 Octal D-Type Latch RoHS:否 制造商:Micrel 電路數量:1 邏輯類型:CMOS 邏輯系列:TTL 極性:Non-Inverting 輸出線路數量:9 高電平輸出電流: 低電平輸出電流: 傳播延遲時間: 電源電壓-最大:12 V 電源電壓-最小:5 V 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 封裝 / 箱體:SOIC-16 封裝:Reel
74VHCT573AMTCX 功能描述:閉鎖 Octal D-Type Latch RoHS:否 制造商:Micrel 電路數量:1 邏輯類型:CMOS 邏輯系列:TTL 極性:Non-Inverting 輸出線路數量:9 高電平輸出電流: 低電平輸出電流: 傳播延遲時間: 電源電壓-最大:12 V 電源電壓-最小:5 V 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 封裝 / 箱體:SOIC-16 封裝:Reel
74VHCT573AMTR 功能描述:閉鎖 Octal "D" Latch RoHS:否 制造商:Micrel 電路數量:1 邏輯類型:CMOS 邏輯系列:TTL 極性:Non-Inverting 輸出線路數量:9 高電平輸出電流: 低電平輸出電流: 傳播延遲時間: 電源電壓-最大:12 V 電源電壓-最小:5 V 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 封裝 / 箱體:SOIC-16 封裝:Reel
主站蜘蛛池模板: 蓝田县| 宁国市| 蓬莱市| 黑水县| 惠州市| 平南县| 永登县| 临泽县| 商丘市| 临湘市| 那曲县| 宁国市| 诏安县| 山西省| 格尔木市| 芜湖县| 温州市| 万源市| 淳安县| 庐江县| 台北市| 连江县| 扶余县| 江城| 乌鲁木齐市| 长沙县| 荥阳市| 云南省| 宁化县| 蛟河市| 松原市| 利辛县| 焉耆| 临武县| 屯留县| 蚌埠市| 班戈县| 望江县| 东城区| 洪湖市| 璧山县|