欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: 932S422CGLF-T
廠商: INTEGRATED DEVICE TECHNOLOGY INC
元件分類: 時鐘產生/分配
英文描述: 400 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO56
封裝: 6.10 MM, 0.50 MM PITCH, LEAD FREE, MO-153, TSSOP-56
文件頁數: 1/21頁
文件大小: 193K
代理商: 932S422CGLF-T
Integrated
Circuit
Systems, Inc.
ICS932S422C
1412A—12/10/07
Pin Configuration
Recommended Application:
PCIe Gen 2 & FBD compliant CK410B/CK410B+ clock for
Intel-based servers
Output Features:
5 - 0.7V current-mode differential CPU pairs
4 - 0.7V current-mode differential SRC pair
4 - PCI (33MHz)
3 - PCICLK_F, (33MHz) free-running
1 - 48MHz
2 - REF, 14.318MHz
Key Specifications:
CPU cycle-cycle jitter: < 50ps
SRC cycle-cycle jitter: < 125ps
PCI cycle-cycle jitter: < 500ps
CPU output skew: < 100ps
SRC output skew: < 250ps
± 300ppm frequency accuracy on all outputs except
48MHz
± 100ppm frequency accuracy on 48MHz
PCIe Gen 2 main Clock for Intel-based Servers
Features/Benefits:
Supports spread spectrum modulation, 0 to -0.5%
down spread
Uses external 14.318MHz crystal and external load
capacitors for low ppm synthesis error
CPU clocks independent of SRC/PCI clocks
D2/D3 SMBus address
Compliant with PCIe Gen II phase noise specifications
56-pin SSOP & TSSOP
VDDPCI 1
56 FSLC/TEST_SEL
GNDPCI 2
55 REF0
PCICLK0 3
54 REF1
PCICLK1 4
53 VDDREF
PCICLK2 5
52 X1
PCICLK3 6
51 X2
GNDPCI 7
50 GNDREF
VDDPCI 8
49 FSLB/TEST_MODE
PCICLK_F0 9
48 FSLA
PCICLK_F1 10
47 VDDCPU
PCICLK_F2 11
46 CPUCLKT0
VDD48 12
45 CPUCLKC0
48MHz 13
44 VDDCPU
GND48 14
43 CPUCLKT1
VDDSRC 15
42 CPUCLKC1
NC 16
41 GNDCPU
Vtt_PwrGd#/PD 17
40 CPUCLKT2
SRCCLKC1 18
39 CPUCLKC2
SRCCLKT1 19
38 VDDCPU
GNDSRC 20
37 CPUCLKT3
SRCCLKT2 21
36 CPUCLKC3
SRCCLKC2 22
35 VDDA
SRCCLKC3 23
34 GNDA
SRCCLKT3 24
33 IREF
VDDSRC 25
32 CPUCLKT4
SRCCLKT4 26
31 CPUCLKC4
SRCCLKC4 27
30 SDATA
VDDSRC 28
29 SCLK
IC
S9
3
2
S4
2
Functionality
FSLC
1
FSLB
1
FSLA
2
CPU
MHz
SRC
MHz
PCI
MHz
REF
MHz
USB
MHz
0
266.67
100.00
33.33
14.318
48.000
0
1
133.33
100.00
33.33
14.318
48.000
0
1
0
200.00
100.00
33.33
14.318
48.000
0
1
166.67
100.00
33.33
14.318
48.000
1
0
333.33
100.00
33.33
14.318
48.000
1
0
1
100.00
33.33
14.318
48.000
1
0
400.00
100.00
33.33
14.318
48.000
11
1
1. FSLB and FSLC are three-level inputs. Please see VIL_FS and VIH_FS
specifications in the Input/Supply/Common Output Parameters Table for
correct values. Also refer to the Test Clarification Table.
2.FSLA is a low-threshold input. Please see the VIL_FS and VIH_FS
specifications in the Input/Supply/Common Output Parameters Table for correct values.
Reserved
相關PDF資料
PDF描述
932S422CFLF-T 400 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO56
932S431AGLFT 400 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO56
932S431AGLF 400 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO56
932S825YGLFT 220 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO64
932S825YGT 220 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO64
相關代理商/技術參數
參數描述
932S431AGLF 功能描述:時鐘合成器/抖動清除器 RoHS:否 制造商:Skyworks Solutions, Inc. 輸出端數量: 輸出電平: 最大輸出頻率: 輸入電平: 最大輸入頻率:6.1 GHz 電源電壓-最大:3.3 V 電源電壓-最小:2.7 V 封裝 / 箱體:TSSOP-28 封裝:Reel
932S431AGLFT 功能描述:時鐘合成器/抖動清除器 RoHS:否 制造商:Skyworks Solutions, Inc. 輸出端數量: 輸出電平: 最大輸出頻率: 輸入電平: 最大輸入頻率:6.1 GHz 電源電壓-最大:3.3 V 電源電壓-最小:2.7 V 封裝 / 箱體:TSSOP-28 封裝:Reel
932S801AFLF 功能描述:IC K8 CLOCK CHIP 48-SSOP 制造商:idt, integrated device technology inc 系列:- 包裝:管件 零件狀態:過期 PLL:是 主要用途:服務器 輸入:晶體 輸出:時鐘 電路數:1 比率 - 輸入:輸出:1:20 差分 - 輸入:輸出:無/是 頻率 - 最大值:220MHz 電壓 - 電源:3.135 V ~ 3.465 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:48-BSSOP(0.295",7.50mm 寬) 供應商器件封裝:48-SSOP 標準包裝:30
932S801AGLF 功能描述:時鐘合成器/抖動清除器 RoHS:否 制造商:Skyworks Solutions, Inc. 輸出端數量: 輸出電平: 最大輸出頻率: 輸入電平: 最大輸入頻率:6.1 GHz 電源電壓-最大:3.3 V 電源電壓-最小:2.7 V 封裝 / 箱體:TSSOP-28 封裝:Reel
932S801AGLFT 功能描述:時鐘合成器/抖動清除器 RoHS:否 制造商:Skyworks Solutions, Inc. 輸出端數量: 輸出電平: 最大輸出頻率: 輸入電平: 最大輸入頻率:6.1 GHz 電源電壓-最大:3.3 V 電源電壓-最小:2.7 V 封裝 / 箱體:TSSOP-28 封裝:Reel
主站蜘蛛池模板: 广宗县| 会理县| 白沙| 堆龙德庆县| 临朐县| 迭部县| 阳信县| 新宁县| 卫辉市| 通化县| 金昌市| 临清市| 龙海市| 长春市| 江孜县| 宜阳县| 玛沁县| 分宜县| 福贡县| 镇赉县| 泸州市| 新竹市| 阿巴嘎旗| 廉江市| 革吉县| 加查县| 孟村| 逊克县| 哈尔滨市| 鄂托克前旗| 黑水县| 垫江县| 高州市| 长葛市| 肥西县| 浑源县| 德阳市| 旌德县| 东台市| 曲麻莱县| 彭山县|