欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: A40MX04-2PL68
元件分類: FPGA
英文描述: FPGA, 547 CLBS, 6000 GATES, 101 MHz, PQCC68
封裝: PLASTIC, LCC-68
文件頁數: 43/124頁
文件大小: 3142K
代理商: A40MX04-2PL68
40MX and 42MX FPGA Families
v6.1
1-19
Output Drive Characteristics for 5.0V PCI Signaling
MX PCI device I/O drivers were designed specifically for high-performance PCI systems. Figure 1-16 on page 1-21 shows
the typical output drive characteristics of the MX devices. MX output drivers are compliant with the PCI Local Bus
Specification.
Table 17
DC Specification (5.0V PCI Signaling)1
PCI
MX
Symbol
Parameter
Condition
Min.
Max.
Min.
Max.
Units
VCCI
Supply Voltage for I/Os
4.75
5.25
4.75
5.252
V
VIH
Input High Voltage
2.0
VCC + 0.5
2.0
VCCI + 0.3
V
VIL
Input Low Voltage
–0.5
0.8
–0.3
0.8
V
IIH
Input High Leakage Current
VIN = 2.7V
70
10
A
IIL
Input Low Leakage Current
VIN=0.5V
–70
–10
A
VOH
Output High Voltage
IOUT = –2 mA
IOUT = –6 mA
2.4
3.84
V
VOL
Output Low Voltage
IOUT = 3 mA,
6 mA
0.55
0.33
V
CIN
Input Pin Capacitance
10
10
pF
CCLK
CLK Pin Capacitance
5
12
10
pF
LPIN
Pin Inductance
20
< 8 nH3
nH
Notes:
1. PCI Local Bus Specification, Version 2.1, Section 4.2.1.1.
2. Maximum rating for VCCI –0.5V to 7.0V.
3. Dependent upon the chosen package. PCI recommends QFP and BGA packaging to reduce pin inductance and capacitance.
Table 18
AC Specifications (5.0V PCI Signaling)*
PCI
MX
Symbol
Parameter
Condition
Min.
Max.
Min.
Max.
Units
ICL
Low Clamp Current
–5 < VIN –1
–25 + (VIN +1)
/0.015
–60
–10
mA
Slew (r)
Output Rise Slew Rate
0.4V to 2.4V load
1
5
1.8
2.8
V/ns
Slew (f)
Output Fall Slew Rate
2.4V to 0.4V load
1
5
2.8
4.3
V/ns
Note: *PCI Local Bus Specification, Version 2.1, Section 4.2.1.2.
相關PDF資料
PDF描述
A40MX04-2PL84IX79 FPGA, 547 CLBS, 6000 GATES, 101 MHz, PQCC84
A40MX04-2PL84I FPGA, 547 CLBS, 6000 GATES, 101 MHz, PQCC84
A40MX04-2PL84X79 FPGA, 547 CLBS, 6000 GATES, 101 MHz, PQCC84
A40MX04-2PL84 FPGA, 547 CLBS, 6000 GATES, 101 MHz, PQCC84
A40MX04-2PQ100IX79 FPGA, 547 CLBS, 6000 GATES, 101 MHz, PQFP100
相關代理商/技術參數
參數描述
A40MX04-2PL68I 功能描述:IC FPGA MX SGL CHIP 6K 68-PLCC RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:MX 標準包裝:90 系列:ProASIC3 LAB/CLB數:- 邏輯元件/單元數:- RAM 位總計:36864 輸入/輸出數:157 門數:250000 電源電壓:1.425 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 125°C 封裝/外殼:256-LBGA 供應商設備封裝:256-FPBGA(17x17)
A40MX04-2PL68M 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field Programmable Gate Array (FPGA)
A40MX04-2PL84 功能描述:IC FPGA MX SGL CHIP 6K 84-PLCC RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:MX 標準包裝:90 系列:ProASIC3 LAB/CLB數:- 邏輯元件/單元數:- RAM 位總計:36864 輸入/輸出數:157 門數:250000 電源電壓:1.425 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 125°C 封裝/外殼:256-LBGA 供應商設備封裝:256-FPBGA(17x17)
A40MX04-2PL84I 功能描述:IC FPGA MX SGL CHIP 6K 84-PLCC RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:MX 標準包裝:90 系列:ProASIC3 LAB/CLB數:- 邏輯元件/單元數:- RAM 位總計:36864 輸入/輸出數:157 門數:250000 電源電壓:1.425 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 125°C 封裝/外殼:256-LBGA 供應商設備封裝:256-FPBGA(17x17)
A40MX04-2PL84M 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field Programmable Gate Array (FPGA)
主站蜘蛛池模板: 文成县| 沈丘县| 杭锦后旗| 绩溪县| 常熟市| 柳河县| 鄯善县| 通化市| 河北省| 报价| 海丰县| 闵行区| 渝中区| 三河市| 佛学| 平邑县| 兴隆县| 射洪县| 丁青县| 南靖县| 交城县| 镇平县| 思茅市| 瑞丽市| 额尔古纳市| 临汾市| 隆昌县| 台江县| 耒阳市| 射洪县| 桑植县| 鹿邑县| 怀安县| 韩城市| 成武县| 岱山县| 吉木萨尔县| 冕宁县| 运城市| 临颍县| 宁蒗|