欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: CY29977
英文描述: Clocks and Buffers
中文描述: 時鐘和緩沖器
文件頁數: 1/7頁
文件大?。?/td> 193K
代理商: CY29977
2.5V or 3.3V, 200-MHz
1:18 Clock Distribution Buffer
CY29940-1
Cypress Semiconductor Corporation
Document #: 38-07487 Rev. **
3901 North First Street
San Jose
,
CA 95134
408-943-2600
Revised January 28, 2003
Features
200-MHz clock support
LVPECL or LVCMOS/LVTTL clock input
LVCMOS/LVTTL-compatible inputs
18 clock outputs: drive up to 36 clock lines
150 ps max. output-to-output skew
23
output impedance
Dual or single supply operation:
—3.3V core and 3.3V outputs
—3.3V core and 2.5V outputs
—2.5V core and 2.5V outputs
Pin-compatible with MPC940L, MPC9109
Available in commercial and industrial temperature
ranges
32-pin TQFP package
Description
The CY29940-1 is a low-voltage 200-MHz clock distribution
buffer with the capability to select either a differential LVPECL-
or a LVCMOS/LVTTL-compatible input clock. The two clock
sources can be used to provide for a test clock as well as the
primary system clock. All other control inputs are
LVCMOS/LVTTL-compatible. The eighteen outputs are 2.5V
or 3.3V LVCMOS/LVTTL-compatible and can drive 50
series
or parallel terminated transmission lines. For series terminated
transmission lines, each output can drive one or two traces
giving the device an effective fanout of 1:36. Low
output-to-output skews make the CY29940-1 an ideal clock
distribution buffer for nested clock trees in the most
demanding of synchronous systems.
Block Diagram
Pin Configuration
PECL_CLK
PECL_CLK#
0
1
TCLK
TCLK_SEL
VDDC
18
Q0-Q17
VDD
CY29940-1
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
Q
Q
Q
V
Q
Q
Q
V
24
23
22
21
20
19
18
17
Q6
Q7
Q8
VDD
Q9
Q10
Q11
VSS
25
26
27
28
29
30
31
32
Q
Q
Q
V
Q
Q
Q
V
VSS
VSS
TCLK
TCLK_SEL
PECL_CLK
PECL_CLK#
VDD
VDDC
相關PDF資料
PDF描述
CY29FCT520ATDM Pipeline Register
CY29FCT520ATLM Pipeline Register
CY29FCT520BTDM Pipeline Register
CY29FCT520BTLM Pipeline Register
CY29FCT520CTDM Pipeline Register
相關代理商/技術參數
參數描述
CY29FCT520ATDM 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Pipeline Register
CY29FCT520ATDMB 制造商:TI 制造商全稱:Texas Instruments 功能描述:Multi-Level Pipeline Register
CY29FCT520ATLM 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Pipeline Register
CY29FCT520ATPC 功能描述:寄存器 8B Multi-Level Pipeline Register RoHS:否 制造商:NXP Semiconductors 邏輯類型:CMOS 邏輯系列:HC 電路數量:1 最大時鐘頻率:36 MHz 傳播延遲時間: 高電平輸出電流:- 7.8 mA 低電平輸出電流:7.8 mA 電源電壓-最大:6 V 最大工作溫度:+ 125 C 封裝 / 箱體:SOT-38 封裝:Tube
CY29FCT520ATPCE4 功能描述:寄存器 8B Multi-Level Pipeline Register RoHS:否 制造商:NXP Semiconductors 邏輯類型:CMOS 邏輯系列:HC 電路數量:1 最大時鐘頻率:36 MHz 傳播延遲時間: 高電平輸出電流:- 7.8 mA 低電平輸出電流:7.8 mA 電源電壓-最大:6 V 最大工作溫度:+ 125 C 封裝 / 箱體:SOT-38 封裝:Tube
主站蜘蛛池模板: 怀柔区| 峡江县| 荥阳市| 奉贤区| 钦州市| 繁峙县| 云和县| 六安市| 锡林浩特市| 揭西县| 漯河市| 定兴县| 油尖旺区| 怀化市| 神池县| 凌云县| 佛教| 安吉县| 刚察县| 海林市| 铜川市| 西城区| 锦州市| 云霄县| 郁南县| 汤阴县| 水富县| 申扎县| 泾源县| 西吉县| 邓州市| 扶余县| 大石桥市| 治多县| 资兴市| 浮山县| 都江堰市| 商河县| 应用必备| 綦江县| 富裕县|