欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: EP20K1000CF1020I9ES
英文描述: ASIC
中文描述: 專用集成電路
文件頁數: 1/114頁
文件大小: 1623K
代理商: EP20K1000CF1020I9ES
Altera Corporation
1
APEX 20K
Programmable Logic
Device Family
May 2001, ver. 3.7
Data Sheet
A-DS-APEX20K-03.7
Features...
s
Industry’s first programmable logic device (PLD) incorporating
system-on-a-programmable-chip (SOPC) integration
–MultiCoreTM architecture integrating look-up table (LUT) logic,
product-term logic, and embedded memory
LUT logic used for register-intensive functions
Embedded system block (ESB) used to implement memory
functions, including first-in first-out (FIFO) buffers, dual-port
RAM, and content-addressable memory (CAM)
ESB implementation of product-term logic used for
combinatorial-intensive functions
s
High density
30,000 to 1.5 million typical gates (see Tables 1 and 2)
Up to 51,840 logic elements (LEs)
Up to 442,368 RAM bits that can be used without reducing
available logic
Up to 3,456 product-term-based macrocells
Table 1. APEX 20K Device Features
Feature
EP20K30E
EP20K60E
EP20K100
EP20K100E
EP20K160E
EP20K200
EP20K200E
Maximum
system
gates
113,000
162,000
263,000
404,000
526,000
Typical
gates
30,000
60,000
100,000
160,000
200,000
LEs
1,200
2,560
4,160
6,400
8,320
ESBs
12
16
26
40
52
Maximum
RAM bits
24,576
32,768
53,248
81,920
106,496
Maximum
macrocells
192
256
416
640
832
Maximum
user I/O
pins
128
196
252
246
316
382
376
相關PDF資料
PDF描述
EP20K1000CF33C7 FPGA
EP20K1000CF33C8 FPGA
EP20K1000CF33C9 FPGA
EP20K1000CF33I8 Single Digitally Controlled Potentiometer (XDCP™), Low Noise/Low Power/I2C Bus/256 Taps; Temperature Range: -25°C to 85°C; Package: 8-MSOP
EP20K1000CF672I7ES ASIC
相關代理商/技術參數
參數描述
EP20K1000CF33C7 功能描述:FPGA - 現場可編程門陣列 CPLD - APEX 20K 2560 Macros 1.8 V RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K1000CF33C7NJ 制造商:Altera Corporation 功能描述:FPGA APEX 20KC Family 1M Gates 38400 Cells 375.94MHz 0.15um (CMOS) Technology 1.8V 1020-Pin FC-FBGA
EP20K1000CF33C8 功能描述:FPGA - 現場可編程門陣列 CPLD - APEX 20K 2560 Macros 1.8 V RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K1000CF33C9 功能描述:FPGA - 現場可編程門陣列 CPLD - APEX 20K 2560 Macro 1.8 V RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K1000CF33I8 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
主站蜘蛛池模板: 望谟县| 长寿区| 定远县| 新乡县| 六盘水市| 江北区| 融水| 日照市| 老河口市| 长白| 唐山市| 新源县| 婺源县| 河北省| 新和县| 香港| 盐边县| 卢氏县| 绥芬河市| 卓尼县| 民县| 西吉县| 曲阜市| 五寨县| 绿春县| 额济纳旗| 蕲春县| 六盘水市| 瑞丽市| 丰顺县| 奎屯市| 白玉县| 库尔勒市| 迁安市| 鹿泉市| 工布江达县| 通江县| 佛冈县| 南开区| 香港| 沙雅县|