欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: EP20K1500EFC1020-3ES
英文描述: FPGA
中文描述: FPGA的
文件頁數: 1/114頁
文件大小: 1623K
代理商: EP20K1500EFC1020-3ES
Altera Corporation
1
APEX 20K
Programmable Logic
Device Family
May 2001, ver. 3.7
Data Sheet
A-DS-APEX20K-03.7
Features...
s
Industry’s first programmable logic device (PLD) incorporating
system-on-a-programmable-chip (SOPC) integration
–MultiCoreTM architecture integrating look-up table (LUT) logic,
product-term logic, and embedded memory
LUT logic used for register-intensive functions
Embedded system block (ESB) used to implement memory
functions, including first-in first-out (FIFO) buffers, dual-port
RAM, and content-addressable memory (CAM)
ESB implementation of product-term logic used for
combinatorial-intensive functions
s
High density
30,000 to 1.5 million typical gates (see Tables 1 and 2)
Up to 51,840 logic elements (LEs)
Up to 442,368 RAM bits that can be used without reducing
available logic
Up to 3,456 product-term-based macrocells
Table 1. APEX 20K Device Features
Feature
EP20K30E
EP20K60E
EP20K100
EP20K100E
EP20K160E
EP20K200
EP20K200E
Maximum
system
gates
113,000
162,000
263,000
404,000
526,000
Typical
gates
30,000
60,000
100,000
160,000
200,000
LEs
1,200
2,560
4,160
6,400
8,320
ESBs
12
16
26
40
52
Maximum
RAM bits
24,576
32,768
53,248
81,920
106,496
Maximum
macrocells
192
256
416
640
832
Maximum
user I/O
pins
128
196
252
246
316
382
376
相關PDF資料
PDF描述
EP20K1500EFI1020-1 FPGA
EP20K160EFC484-1ES FPGA
EP20K160EFC484-2ES FPGA
EP20K160EFC484-3ES 5V, Byte Alterable E2PROM; Temperature Range: -55°C to 125°C; Package: 32-FlatPack
EP20K160EFI484-1ES FPGA
相關代理商/技術參數
參數描述
EP20K1500EFC33-1 功能描述:FPGA - 現場可編程門陣列 CPLD - APEX 20K 3456 Macros 1.8 V RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K1500EFC33-1X 功能描述:FPGA - 現場可編程門陣列 CPLD - APEX 20K 3456 Macros 1.8 V RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K1500EFC33-2 功能描述:FPGA - 現場可編程門陣列 CPLD - APEX 20K 3456 Macros 1.8 V RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K1500EFC33-2X 功能描述:FPGA - 現場可編程門陣列 CPLD - APEX 20K 3456 Macros 1.8 V RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K1500EFC33-3 功能描述:FPGA - 現場可編程門陣列 CPLD - APEX 20K 3456 Macro 1.8 V RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
主站蜘蛛池模板: 青龙| 灵山县| 蕲春县| 巴塘县| 娄烦县| 鄄城县| 岢岚县| 清流县| 南平市| 公主岭市| 沈丘县| 雷州市| 淮安市| 上杭县| 张家口市| 淳安县| 祁连县| 大方县| 广丰县| 喀喇沁旗| 日喀则市| 湘潭县| 碌曲县| 定南县| 富源县| 临江市| 庆云县| 承德市| 莱芜市| 宜昌市| 南部县| 盘山县| 卫辉市| 闽侯县| 德保县| 大悟县| 仙居县| 游戏| 香港| 张掖市| 布拖县|