欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: EP20K30EFI144-1ES
英文描述: FPGA
中文描述: FPGA的
文件頁數: 1/114頁
文件大小: 1623K
代理商: EP20K30EFI144-1ES
Altera Corporation
1
APEX 20K
Programmable Logic
Device Family
May 2001, ver. 3.7
Data Sheet
A-DS-APEX20K-03.7
Features...
s
Industry’s first programmable logic device (PLD) incorporating
system-on-a-programmable-chip (SOPC) integration
–MultiCoreTM architecture integrating look-up table (LUT) logic,
product-term logic, and embedded memory
LUT logic used for register-intensive functions
Embedded system block (ESB) used to implement memory
functions, including first-in first-out (FIFO) buffers, dual-port
RAM, and content-addressable memory (CAM)
ESB implementation of product-term logic used for
combinatorial-intensive functions
s
High density
30,000 to 1.5 million typical gates (see Tables 1 and 2)
Up to 51,840 logic elements (LEs)
Up to 442,368 RAM bits that can be used without reducing
available logic
Up to 3,456 product-term-based macrocells
Table 1. APEX 20K Device Features
Feature
EP20K30E
EP20K60E
EP20K100
EP20K100E
EP20K160E
EP20K200
EP20K200E
Maximum
system
gates
113,000
162,000
263,000
404,000
526,000
Typical
gates
30,000
60,000
100,000
160,000
200,000
LEs
1,200
2,560
4,160
6,400
8,320
ESBs
12
16
26
40
52
Maximum
RAM bits
24,576
32,768
53,248
81,920
106,496
Maximum
macrocells
192
256
416
640
832
Maximum
user I/O
pins
128
196
252
246
316
382
376
相關PDF資料
PDF描述
EP20K30EFI144-2ES Dual Voltage Monitor with Intergrated CPU Supervisor
EP20K30EFI144-3ES FPGA
EP20K400BC652-3 Dual Voltage Monitor with Intergrated CPU Supervisor
EP20K400BC652-3ES Dual Voltage Monitor with Intergrated CPU Supervisor
EP20K400BI652-1 Dual Voltage Monitor with Intergrated CPU Supervisor
相關代理商/技術參數
參數描述
EP20K30EFI144-2ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K30EFI144-2X 功能描述:FPGA - 現場可編程門陣列 CPLD - APEX 20K 192 Macro 93 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K30EFI144-2XN 功能描述:FPGA - 現場可編程門陣列 CPLD - APEX 20K 192 Macro 93 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K30EFI144-3ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K30EFI324-1ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
主站蜘蛛池模板: 威海市| 山东| 仁化县| 玉田县| 怀远县| 突泉县| 涞水县| 永济市| 永宁县| 弥勒县| 化州市| 永城市| 昌吉市| 剑阁县| 建昌县| 小金县| 邮箱| 奉新县| 永仁县| 福安市| 舟曲县| 翼城县| 上高县| 许昌县| 镇安县| 崇信县| 新平| 集贤县| 镇赉县| 弋阳县| 汾西县| 新宾| 礼泉县| 浪卡子县| 易门县| 遂川县| 抚宁县| 渑池县| 威信县| 绥中县| 台江县|