欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: EP20K600CF672I7ES
英文描述: ASIC
中文描述: 專用集成電路
文件頁數: 1/114頁
文件大小: 1623K
代理商: EP20K600CF672I7ES
Altera Corporation
1
APEX 20K
Programmable Logic
Device Family
May 2001, ver. 3.7
Data Sheet
A-DS-APEX20K-03.7
Features...
s
Industry’s first programmable logic device (PLD) incorporating
system-on-a-programmable-chip (SOPC) integration
–MultiCoreTM architecture integrating look-up table (LUT) logic,
product-term logic, and embedded memory
LUT logic used for register-intensive functions
Embedded system block (ESB) used to implement memory
functions, including first-in first-out (FIFO) buffers, dual-port
RAM, and content-addressable memory (CAM)
ESB implementation of product-term logic used for
combinatorial-intensive functions
s
High density
30,000 to 1.5 million typical gates (see Tables 1 and 2)
Up to 51,840 logic elements (LEs)
Up to 442,368 RAM bits that can be used without reducing
available logic
Up to 3,456 product-term-based macrocells
Table 1. APEX 20K Device Features
Feature
EP20K30E
EP20K60E
EP20K100
EP20K100E
EP20K160E
EP20K200
EP20K200E
Maximum
system
gates
113,000
162,000
263,000
404,000
526,000
Typical
gates
30,000
60,000
100,000
160,000
200,000
LEs
1,200
2,560
4,160
6,400
8,320
ESBs
12
16
26
40
52
Maximum
RAM bits
24,576
32,768
53,248
81,920
106,496
Maximum
macrocells
192
256
416
640
832
Maximum
user I/O
pins
128
196
252
246
316
382
376
相關PDF資料
PDF描述
EP20K600CF672I8ES RTC Module With CPU Supervisor
EP20K600CF672I9ES RTC Module With CPU Supervisor
EP20K600EBC652-1ES FPGA
EP20K600EBC652-2ES FPGA
EP20K600EBC652-3ES FPGA
相關代理商/技術參數
參數描述
EP20K600CF672I8 功能描述:FPGA - 現場可編程門陣列 CPLD - APEX 20K 2432 Macros 508 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K600CF672I8ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:ASIC
EP20K600CF672I9ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:ASIC
EP20K600E 制造商:ALTERA 制造商全稱:Altera Corporation 功能描述:Programmable Logic Device Family
EP20K600EBC652-1 功能描述:FPGA - 現場可編程門陣列 CPLD - APEX 20K 2432 Macros 488 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
主站蜘蛛池模板: 江津市| 准格尔旗| 瑞安市| 贵德县| 兴业县| 五家渠市| 龙南县| 海林市| 凤阳县| 绩溪县| 肃宁县| 陵川县| 班戈县| 永寿县| 绿春县| 临颍县| 金寨县| 盈江县| 临沂市| 永济市| 白河县| 凌海市| 化州市| 大庆市| 石棉县| 四子王旗| 云梦县| 同德县| 阿克陶县| 柘荣县| 金沙县| 延庆县| 荣成市| 武隆县| 江口县| 固原市| 印江| 房产| 喀什市| 高陵县| 苍山县|