欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: EPM2210GF324C3N
廠商: Altera
文件頁數: 1/6頁
文件大小: 0K
描述: IC MAX II CPLD 2210 LE 324-FBGA
標準包裝: 84
系列: MAX® II
可編程類型: 系統內可編程
最大延遲時間 tpd(1): 7.0ns
電壓電源 - 內部: 1.71 V ~ 1.89 V
邏輯元件/邏輯塊數目: 2210
宏單元數: 1700
輸入/輸出數: 272
工作溫度: 0°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 324-BGA
供應商設備封裝: 324-FBGA(19x19)
包裝: 托盤
其它名稱: 544-1392
EPM2210GF324C3N-ND
1. Introduction
Introduction
The MAX II family of instant-on, non-volatile CPLDs is based on a 0.18-m,
6-layer-metal-flash process, with densities from 240 to 2,210 logic elements (LEs) (128
to 2,210 equivalent macrocells) and non-volatile storage of 8 Kbits. MAX II devices
offer high I/O counts, fast performance, and reliable fitting versus other CPLD
architectures. Featuring MultiVolt core, a user flash memory (UFM) block, and
enhanced in-system programmability (ISP), MAX II devices are designed to reduce
cost and power while providing programmable solutions for applications such as bus
bridging, I/O expansion, power-on reset (POR) and sequencing control, and device
configuration control.
Features
The MAX II CPLD has the following features:
Low-cost, low-power CPLD
Instant-on, non-volatile architecture
Standby current as low as 25 A
Provides fast propagation delay and clock-to-output times
Provides four global clocks with two clocks available per logic array block (LAB)
UFM block up to 8 Kbits for non-volatile storage
MultiVolt core enabling external supply voltages to the device of either
3.3 V/2.5 V or 1.8 V
MultiVolt I/O interface supporting 3.3-V, 2.5-V, 1.8-V, and 1.5-V logic levels
Bus-friendly architecture including programmable slew rate, drive strength,
bus-hold, and programmable pull-up resistors
Schmitt triggers enabling noise tolerant inputs (programmable per pin)
I/Os are fully compliant with the Peripheral Component Interconnect Special
Interest Group (PCI SIG) PCI Local Bus Specification, Revision 2.2 for 3.3-V
operation at 66 MHz
Supports hot-socketing
Built-in Joint Test Action Group (JTAG) boundary-scan test (BST) circuitry
compliant with IEEE Std. 1149.1-1990
ISP circuitry compliant with IEEE Std. 1532
MII51001-1.9
相關PDF資料
PDF描述
VE-27Z-CY-F1 CONVERTER MOD DC/DC 2V 20W
EPM7256AEQC208-10 IC MAX 7000 CPLD 256 208-PQFP
AP1117D50L-U IC REG LDO 5V 1A TO-252
VI-B0F-CY-F4 CONVERTER MOD DC/DC 72V 50W
TAJA105M035H CAP TANT 1UF 35V 20% 1206
相關代理商/技術參數
參數描述
EPM2210GF324C4 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX II 1700 Macro 272 IO RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM2210GF324C4N 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX II 1700 Macro 272 IO RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM2210GF324C5 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX II 1700 Macro 272 IO RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM2210GF324C5N 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX II 1700 Macro 272 IO RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM2210GF324I5 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX II 1700 Macro 272 IO RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
主站蜘蛛池模板: 大庆市| 东安县| 盘山县| 德清县| 东阿县| 平定县| 泊头市| 彭阳县| 延边| 潮安县| 鸡东县| 剑阁县| 临沭县| 永和县| 个旧市| 宁武县| 墨竹工卡县| 黔江区| 沧州市| 莒南县| 内江市| 永靖县| 西丰县| 藁城市| 莱州市| 龙门县| 丹凤县| 彰化县| 长乐市| 浦东新区| 孟津县| 夏津县| 建宁县| 武安市| 九龙城区| 荣昌县| 佳木斯市| 健康| 博罗县| 巨鹿县| 米林县|