欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數(shù)資料
型號: EPM570ZM100C7N
廠商: Altera
文件頁數(shù): 1/6頁
文件大小: 0K
描述: IC MAX IIZ CPLD 570 LE 100-MBGA
標準包裝: 429
系列: MAX® II
可編程類型: 系統(tǒng)內(nèi)可編程
最大延遲時間 tpd(1): 9.0ns
電壓電源 - 內(nèi)部: 1.71 V ~ 1.89 V
邏輯元件/邏輯塊數(shù)目: 570
宏單元數(shù): 440
輸入/輸出數(shù): 76
工作溫度: 0°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 100-TFBGA
供應(yīng)商設(shè)備封裝: 100-MBGA(6x6)
包裝: 托盤
其它名稱: 544-2450
1. Introduction
Introduction
The MAX II family of instant-on, non-volatile CPLDs is based on a 0.18-m,
6-layer-metal-flash process, with densities from 240 to 2,210 logic elements (LEs) (128
to 2,210 equivalent macrocells) and non-volatile storage of 8 Kbits. MAX II devices
offer high I/O counts, fast performance, and reliable fitting versus other CPLD
architectures. Featuring MultiVolt core, a user flash memory (UFM) block, and
enhanced in-system programmability (ISP), MAX II devices are designed to reduce
cost and power while providing programmable solutions for applications such as bus
bridging, I/O expansion, power-on reset (POR) and sequencing control, and device
configuration control.
Features
The MAX II CPLD has the following features:
Low-cost, low-power CPLD
Instant-on, non-volatile architecture
Standby current as low as 25 A
Provides fast propagation delay and clock-to-output times
Provides four global clocks with two clocks available per logic array block (LAB)
UFM block up to 8 Kbits for non-volatile storage
MultiVolt core enabling external supply voltages to the device of either
3.3 V/2.5 V or 1.8 V
MultiVolt I/O interface supporting 3.3-V, 2.5-V, 1.8-V, and 1.5-V logic levels
Bus-friendly architecture including programmable slew rate, drive strength,
bus-hold, and programmable pull-up resistors
Schmitt triggers enabling noise tolerant inputs (programmable per pin)
I/Os are fully compliant with the Peripheral Component Interconnect Special
Interest Group (PCI SIG) PCI Local Bus Specification, Revision 2.2 for 3.3-V
operation at 66 MHz
Supports hot-socketing
Built-in Joint Test Action Group (JTAG) boundary-scan test (BST) circuitry
compliant with IEEE Std. 1149.1-1990
ISP circuitry compliant with IEEE Std. 1532
MII51001-1.9
相關(guān)PDF資料
PDF描述
XC95288XV-10CS280C IC CPLD 2.5V ISP 280-CSP
EYM36DTBT-S273 CONN EDGECARD 72POS R/A .156 SLD
GBC05DRYH-S734 CONN EDGECARD 10POS DIP .100 SLD
TAJK336K002RNJ CAP TANT 33UF 2.5V 10% 1206
EEC08DRXI CONN EDGECARD 16POS DIP .100 SLD
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EPM570ZM100I 制造商:ALTERA 制造商全稱:Altera Corporation 功能描述:MAX II Device Family
EPM570ZM100I8N 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX II 440 Macro 76 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM570ZM144C6N 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX II 440 Macro 116 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM570ZM144C7N 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX II 440 Macro 116 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM570ZM144I8N 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX II 440 Macro 116 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
主站蜘蛛池模板: 张家口市| 沈丘县| 云林县| 绩溪县| 连山| 黎川县| 星子县| 阳泉市| 屯留县| 曲周县| 景东| 武穴市| 资溪县| 铁岭县| 广元市| 鄂尔多斯市| 邹城市| 万全县| 济阳县| 德格县| 乌什县| 枣阳市| 太白县| 黄龙县| 福海县| 铜川市| 红河县| 贵定县| 阿勒泰市| 辉南县| 鲜城| 宕昌县| 保山市| 英德市| 田东县| 赤峰市| 雷山县| 雷州市| 奉贤区| 百色市| 七台河市|