欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數(shù)資料
型號(hào): EPM7128ABC256-7
廠商: ALTERA CORP
元件分類: PLD
英文描述: EE PLD, 7.5 ns, PBGA256
封裝: BGA-256
文件頁(yè)數(shù): 1/51頁(yè)
文件大小: 1559K
代理商: EPM7128ABC256-7
Altera Corporation
595
MAX 7000A
Programmable Logic
Device Family
June 1999, ver. 2.01
Data Sheet
A-DS-M7000A-02.01
Includes
MAX 7000AE
Features...
s
High-performance CMOS EEPROM-based programmable logic
devices (PLDs) built on second-generation Multiple Array MatriX
(MAX) architecture (see Table 1)
s
3.3-V in-system programmability (ISP) through the built-in
IEEE Std. 1149.1 Joint Test Action Group (JTAG) interface with
advanced pin-locking capability
Preliminary
Information
s
Built-in boundary-scan test (BST) circuitry compliant with
IEEE Std. 1149.1-1990
s
Enhanced ISP features
Enhanced ISP algorithm for faster programming (excluding
EPM7128A and EPM7256A devices)
ISP_Done bit to ensure complete programming (excluding
EPM7128A and EPM7256A devices)
Pull-up resistor on I/O pins during in-system programming
s
Pin-compatible with the popular 5.0-V MAX 7000S devices
s
High-density PLDs ranging from 600 to 10,000 usable gates
s
4.5-ns pin-to-pin logic delays with counter frequencies of up to
192.3 MHz
f For information on in-system programmable 5.0-V MAX 7000 or 2.5-V
Information Brief.
Table 1. MAX 7000A Device Features
Feature
EPM7032AE
EPM7064AE
EPM7128AE
EPM7128A
EPM7256AE
EPM7256A
EPM7512AE
Usable gates
600
1,250
2,500
5,000
10,000
Macrocells
32
64
128
256
512
Logic array blocks
2
4
8
16
32
Maximum user I/O
pins
36
68
100
164
212
tPD (ns)
4.5
5.0
6.0
7.5
tSU (ns)
3.0
3.2
3.7
4.9
tFSU (ns)
2.5
3.0
tCO1 (ns)
2.8
3.0
3.3
4.5
fCNT (MHz)
192.3
181.8
156.3
119.0
相關(guān)PDF資料
PDF描述
EPM7128ABI256-10 EE PLD, 10 ns, PBGA256
EPM7128ABI256-12 EE PLD, 12 ns, PBGA256
EPM7128ABI256-6 EE PLD, 6 ns, PBGA256
EPM7128ABI256-7 EE PLD, 7.5 ns, PBGA256
EPM7256ABC256-10 EE PLD, 10 ns, PBGA256
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EPM7128AE 制造商:ALTERA 制造商全稱:Altera Corporation 功能描述:Programmable Logic Device
EPM7128AEFC100-10 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 128 Macro 84 IOs RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7128AEFC100-10N 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 128 Macro 84 IOs RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7128AEFC100-5 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 128 Macro 84 IOs RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7128AEFC100-5N 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 128 Macro 84 IOs RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
主站蜘蛛池模板: 浮梁县| 拉萨市| 含山县| 南丰县| 巨鹿县| 邯郸市| 莱芜市| 大悟县| 微山县| 明光市| 洮南市| 安泽县| 腾冲县| 文昌市| 西乌珠穆沁旗| 乌鲁木齐市| 淳化县| 南丹县| 阿巴嘎旗| 贺兰县| 凌海市| 亳州市| 锦屏县| 麻城市| 治县。| 曲沃县| 邳州市| 开平市| 勐海县| 英吉沙县| 黑河市| 辛集市| 吉安市| 苍山县| 东台市| 潞城市| 永平县| 遂平县| 偃师市| 黑龙江省| 邯郸县|