欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: ICS542MLFT
廠商: IDT, Integrated Device Technology Inc
文件頁數: 1/6頁
文件大?。?/td> 0K
描述: IC CLOCK BUFF DIVIDER 1:2 8-SOIC
標準包裝: 1
類型: 扇出緩沖器(分配),除法器
電路數: 1
比率 - 輸入:輸出: 1:2
差分 - 輸入:輸出: 無/無
輸入: CMOS
輸出: 三態,CMOS
頻率 - 最大: 156MHz
電源電壓: 3 V ~ 5.5 V
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 8-SOIC(0.154",3.90mm 寬)
供應商設備封裝: 8-SOIC
包裝: 標準包裝
產品目錄頁面: 1251 (CN2011-ZH PDF)
其它名稱: 800-1803-6
DATASHEET
CLOCK DIVIDER
ICS542
IDT / ICS CLOCK DIVIDER
1
ICS542
REV J 051310
Description
The ICS542 is cost effective way to produce a high-quality
clock output divided from a clock input. The chip accepts a
clock input up to 156 MHz at 3.3 V and produces a divide by
2, 4, 6, 8, 12, or 16 of the input clock. There are two outputs
on the chip, one being a low-skew divide by two of the other.
For instance, if an 100 MHz input clock is used, the ICS542
can produce low-skew 50 MHz and 25 MHz clocks, or low
skew 25 MHz and 12.5 MHz clocks. The chip has an
all-chip power-down mode that stops the outputs low, and
an OE pin that tri-states the outputs.
See the ICS541 and ICS543 for other clock dividers, and
the ICS501, 502, 511, 512, and 525 for clock multipliers.
Features
8-pin SOIC package, Pb free
Available in RoHS compliant package
IDT’s lowest cost clock divider
Low skew (500 ps) outputs. One is /2 of the other
Easy to use with other generators and buffers
Input clock frequency up to 156 MHz
Output clock duty cycle of 45/55
Power-down turns off chip
Output Enable
Advanced, low-power CMOS process
Operating voltage of 3.3 V or 5 V
Does not degrade phase noise - no PLL
Available in industrial and commercial temperature
ranges
Block Diagram
Input Clock
Divider
and
Selection
Circuitry
CLK1
CLK2
S1, S0
/2
OE (both outputs)
GND
VDD
相關PDF資料
PDF描述
VI-J33-MZ-F3 CONVERTER MOD DC/DC 24V 25W
SI5330F-A00214-GM IC CLK BUFFER TRANSLA 1:8 24-QFN
ICS83905AGILFT IC CLK BUFF 1:6 100MHZ 16-TSSOP
IDT49FCT3805PYG IC CLK BUFFER 1:5 100MHZ 20-SSOP
ICS551MILFT IC CLK BUFFER 1:4 160MHZ 8-SOIC
相關代理商/技術參數
參數描述
ICS542MT 功能描述:IC CLOCK BUFF DIVIDER 1:2 8-SOIC RoHS:否 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘緩沖器,驅動器 系列:- 標準包裝:1 系列:HiPerClockS™ 類型:扇出緩沖器(分配),多路復用器 電路數:1 比率 - 輸入:輸出:2:18 差分 - 輸入:輸出:是/無 輸入:CML,LVCMOS,LVPECL,LVTTL,SSTL 輸出:LVCMOS,LVTTL 頻率 - 最大:250MHz 電源電壓:2.375 V ~ 3.465 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:32-LQFP 供應商設備封裝:32-TQFP(7x7) 包裝:- 其它名稱:800-1923-6
ICS543 制造商:ICS 制造商全稱:ICS 功能描述:PRELIMINARY INFORMATION Clock Divider and 2X Multiplier
ICS543M 制造商:ICS 制造商全稱:ICS 功能描述:PRELIMINARY INFORMATION Clock Divider and 2X Multiplier
ICS543MT 制造商:ICS 功能描述:
ICS544-01 制造商:ICS 制造商全稱:ICS 功能描述:Clock Divider
主站蜘蛛池模板: 罗甸县| 板桥市| 山阳县| 广宁县| 肇庆市| 临澧县| 板桥市| 罗山县| 天峻县| 铜川市| 美姑县| 安远县| 安福县| 邯郸市| 扶绥县| 张家界市| 永定县| 西平县| 拜城县| 成都市| 吕梁市| 贞丰县| 延吉市| 宜兰县| 和平区| 巴彦县| 三明市| 安乡县| 上林县| 和田县| 红原县| 石河子市| 壶关县| 铜山县| 唐河县| 大余县| 托克托县| 达孜县| 荆门市| 榆中县| 乐安县|