欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: ICS663MILFT
廠商: IDT, Integrated Device Technology Inc
文件頁數: 1/8頁
文件大小: 0K
描述: IC PLL BUILDING BLOCK 8-SOIC
標準包裝: 2,500
類型: 鎖相環路(PLL)
PLL:
輸入: CMOS
輸出: CMOS
電路數: 1
比率 - 輸入:輸出: 1:1
差分 - 輸入:輸出: 無/無
頻率 - 最大: 120MHz
除法器/乘法器: 是/無
電源電壓: 3.13 V ~ 5.5 V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 8-SOIC(0.154",3.90mm 寬)
供應商設備封裝: 8-SOIC
包裝: 帶卷 (TR)
其它名稱: 663MILFT
DATASHEET
PLL BUILDING BLOCK
ICS663
IDT / ICS PLL BUILDING BLOCK
1
ICS663
REV E 012006
Description
The ICS663 is a low cost Phase-Locked Loop (PLL)
designed for clock synthesis and synchronization. Included
on the chip are the phase detector, charge pump, Voltage
Controlled Oscillator (VCO) and an output buffer. Through
the use of external reference and VCO dividers
(implemented with the ICS674-01, for example), the user
can easily configure the device to lock to a wide variety of
input frequencies.
The phase detector and VCO functions of the device can
also be used independently. This enables the configuration
of other PLL circuits. For example, the ICS663 phase
detector can be used to control a VCXO circuit such as the
MK3754.
For applications requiring Power Down or Output Enable
features, please refer to the ICS673-01.
Features
Packaged in 8-pin SOIC (Pb free)
Output clock range 1 MHz to 100 MHz (3.3 V), 1 MHz to
120 MHz (5 V)
External PLL loop filter enables configuration for a wide
range of input frequencies
Ability to accept an input clock in the kHz range (video
Hsync, for example)
25 mA output drive capability at TTL levels
Lower power CMOS process
+3.3 V ±5% or +5 V ±10% operating voltage
Used along with the ICS674-01, forms a complete PLL
circuit
Phase detector and VCO blocks can be used
independently for other PLL configurations
Industrial temperature version available
For better jitter performance, use the MK1575
Block Diagram
REF IN
Ph ase /
Frequency
De tecto r
VCO
4
2
SEL
LFR
LF
UP
FB IN
DO W N
I
cp
I
cp
CL K
VDD
MU X
1
0
E xternal F eedback D ivider
(such as the IC S 674-01)
C lock Input
相關PDF資料
PDF描述
ICS667M-01LF IC CLK SYNTHESIZER HDTV 8-SOIC
ICS670M-01ILFT IC BUFFER/MULTIPLIER ZD 16-SOIC
ICS670M-03ILFT IC BUFFER/MULTIPLIER ZD 16-SOIC
ICS670M-04ILF IC BUFFER/MULTIPLIER ZD 16-SOIC
ICS674R-01ILF IC DIVIDER USER CONFIG 28-SSOP
相關代理商/技術參數
參數描述
ICS663MIT 功能描述:IC PLL BUILDING BLOCK 8-SOIC RoHS:否 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發生器,PLL,頻率合成器 系列:- 產品變化通告:Product Discontinuation 04/May/2011 標準包裝:96 系列:- 類型:時鐘倍頻器,零延遲緩沖器 PLL:帶旁路 輸入:LVTTL 輸出:LVTTL 電路數:1 比率 - 輸入:輸出:1:8 差分 - 輸入:輸出:無/無 頻率 - 最大:133.3MHz 除法器/乘法器:是/無 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應商設備封裝:16-TSSOP 包裝:管件 其它名稱:23S08-5HPGG
ICS663MLF 功能描述:IC PLL BUILDING BLOCK 8-SOIC RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發生器,PLL,頻率合成器 系列:- 標準包裝:1,000 系列:Precision Edge® 類型:時鐘/頻率合成器 PLL:無 輸入:CML,PECL 輸出:CML 電路數:1 比率 - 輸入:輸出:2:1 差分 - 輸入:輸出:是/是 頻率 - 最大:10.7GHz 除法器/乘法器:無/無 電源電壓:2.375 V ~ 3.6 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:16-VFQFN 裸露焊盤,16-MLF? 供應商設備封裝:16-MLF?(3x3) 包裝:帶卷 (TR) 其它名稱:SY58052UMGTRSY58052UMGTR-ND
ICS663MLFT 功能描述:IC PLL BUILDING BLOCK 8-SOIC RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發生器,PLL,頻率合成器 系列:- 標準包裝:2,000 系列:- 類型:PLL 時鐘發生器 PLL:帶旁路 輸入:LVCMOS,LVPECL 輸出:LVCMOS 電路數:1 比率 - 輸入:輸出:2:11 差分 - 輸入:輸出:是/無 頻率 - 最大:240MHz 除法器/乘法器:是/無 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:32-LQFP 供應商設備封裝:32-TQFP(7x7) 包裝:帶卷 (TR)
ICS663MT 功能描述:IC PLL BUILDING BLOCK 8-SOIC RoHS:否 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發生器,PLL,頻率合成器 系列:- 產品變化通告:Product Discontinuation 04/May/2011 標準包裝:96 系列:- 類型:時鐘倍頻器,零延遲緩沖器 PLL:帶旁路 輸入:LVTTL 輸出:LVTTL 電路數:1 比率 - 輸入:輸出:1:8 差分 - 輸入:輸出:無/無 頻率 - 最大:133.3MHz 除法器/乘法器:是/無 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應商設備封裝:16-TSSOP 包裝:管件 其它名稱:23S08-5HPGG
ICS664-01 制造商:ICS 制造商全稱:ICS 功能描述:Digital Video Clock Source
主站蜘蛛池模板: 怀化市| 西乌珠穆沁旗| 庆云县| 偏关县| 栖霞市| 汉阴县| 南部县| 项城市| 新巴尔虎右旗| 刚察县| 合水县| 南雄市| 西乌珠穆沁旗| 东兴市| 宁武县| 从化市| 任丘市| 惠来县| 衡东县| 和田市| 安庆市| 西峡县| 轮台县| 东安县| 千阳县| 乌苏市| 微博| 石景山区| 鸡西市| 蒙城县| 南丰县| 合山市| 兖州市| 兰溪市| 黑河市| 花莲市| 金塔县| 郴州市| 中阳县| 甘德县| 广州市|