Specifications ispLSI 2128VE 5 USE 2128VE-250 FOR NEW DESIGNS External Timing Parameters Over Recommended Operating Conditions

欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: ISPLSI 2128VE-100LBN208
廠商: Lattice Semiconductor Corporation
文件頁數: 16/20頁
文件大小: 0K
描述: IC PLD ISP 128I/O 10NS 208FPBGA
標準包裝: 90
系列: ispLSI® 2000VE
可編程類型: 系統內可編程
最大延遲時間 tpd(1): 10.0ns
電壓電源 - 內部: 3 V ~ 3.6 V
邏輯元件/邏輯塊數目: 32
宏單元數: 128
門數: 6000
輸入/輸出數: 128
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 208-BGA
供應商設備封裝: 208-FPBGA(17x17)
包裝: 托盤
其它名稱: ISPLSI2128VE-100LBN208
Specifications ispLSI 2128VE
5
USE
2128VE-250
FOR
NEW
DESIGNS
External Timing Parameters
Over Recommended Operating Conditions
tpd1
UNITS
TEST
COND.
1. Unless noted otherwise, all parameters use a GRP load of four, 20 PTXOR path, ORP and Y0 clock.
2. Standard 16-bit counter using GRP feedback.
3. Reference Switching Test Conditions section.
Table 2-0030A/2128VE
v.1.0
1
3
2
1
tsu2 + tco1
(
)
DESCRIPTION
#
PARAMETER
A1
Data Propagation Delay, 4PT Bypass, ORP Bypass
ns
tpd2
A2
Data Propagation Delay
ns
fmax
A3
Clock Frequency with Internal Feedback
MHz
fmax (Ext.)
–4
Clock Frequency with External Feedback
MHz
fmax (Tog.)
–5
Clock Frequency, Max. Toggle
MHz
tsu1
–6
GLB Reg. Setup Time before Clock, 4 PT Bypass
ns
tco1
A7
GLB Reg. Clock to Output Delay, ORP Bypass
ns
th1
–8
GLB Reg. Hold Time after Clock, 4 PT Bypass
ns
tsu2
–9
GLB Reg. Setup Time before Clock
ns
tco2
A10
GLB Reg. Clock to Output Delay
ns
th2
–11
GLB Reg. Hold Time after Clock
ns
tr1
A12
Ext. Reset Pin to Output Delay, ORP Bypass
ns
trw1
–13
Ext. Reset Pulse Duration
ns
tptoeen
B14
Input to Output Enable
ns
tptoedis
C15
Input to Output Disable
ns
tgoeen
B16
Global OE Output Enable
ns
tgoedis
C17
Global OE Output Disable
ns
twh
–18
External Synchronous Clock Pulse Duration, High
ns
twl
–19
External Synchronous Clock Pulse Duration, Low
ns
-180
MIN. MAX.
5.0
180
0.0
4.5
0.0
4.0
2.5
2.5
125
200
3.5
4.5
7.0
10.0
5.0
7.5
-250
MIN. MAX.
4.0
250
0.0
3.3
0.0
3.5
1.8
1.8
158
277
2.5
3.0
3.7
6.0
6.0
4.0
6.0
相關PDF資料
PDF描述
P51-75-A-Z-I12-20MA-000-000 SENSOR 75PSI 1/4-18NPT 4-20MA
AT4179JF CAP RND CLR/GRN FOR LB PNL SEAL
KB15RKW01-5F-JF SWITCH PUSHBUTTON SPDT 1A 125V
AT4165JC SW CAP ROUND BRIGHT LED CLR RED
P51-2000-A-I-D-4.5V-000-000 SENSOR 2000PSI 7/16-20UNF 4.5V
相關代理商/技術參數
參數描述
ISPLSI2128VE-100LBN208 功能描述:CPLD - 復雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI2128VE100LBN208I 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V In-System Programmable SuperFAST⑩ High Density PLD
ISPLSI2128VE-100LQ 制造商:Lattice Semiconductor Corporation 功能描述:EE PLD, 13 ns, PQFP160
ISPLSI2128VE100LQ160 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V In-System Programmable SuperFAST⑩ High Density PLD
ISPLSI2128VE-100LQ160 功能描述:CPLD - 復雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
主站蜘蛛池模板: 藁城市| 沁源县| 吉林省| 阳春市| 余干县| 瑞昌市| 花莲县| 佛教| 嵊泗县| 古丈县| 介休市| 绿春县| 醴陵市| 镇赉县| 北辰区| 志丹县| 浦东新区| 理塘县| 交口县| 湖北省| 天全县| 青铜峡市| 尚义县| 象山县| 永和县| 松江区| 磐石市| 香河县| 昌黎县| 枣强县| 靖边县| 平乐县| 溧阳市| 甘德县| 长寿区| 福建省| 庆阳市| 南澳县| 湾仔区| 曲阜市| 阿鲁科尔沁旗|