Specifications ispLSI 2128VE 5 USE 2128VE-250 FOR NEW DESIGNS External Timing Parameters Over Recommended Operating Conditions

欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數(shù)資料
型號(hào): ISPLSI 2128VE-100LTN176
廠商: Lattice Semiconductor Corporation
文件頁數(shù): 16/20頁
文件大小: 0K
描述: IC PLD ISP 128I/O 10NS 176TQFP
標(biāo)準(zhǔn)包裝: 40
系列: ispLSI® 2000VE
可編程類型: 系統(tǒng)內(nèi)可編程
最大延遲時(shí)間 tpd(1): 10.0ns
電壓電源 - 內(nèi)部: 3 V ~ 3.6 V
邏輯元件/邏輯塊數(shù)目: 32
宏單元數(shù): 128
門數(shù): 6000
輸入/輸出數(shù): 128
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 176-LQFP
供應(yīng)商設(shè)備封裝: 176-TQFP(24x24)
包裝: 托盤
其它名稱: 220-1620
ISPLSI 2128VE-100LTN176-ND
ISPLSI2128VE-100LTN176
Specifications ispLSI 2128VE
5
USE
2128VE-250
FOR
NEW
DESIGNS
External Timing Parameters
Over Recommended Operating Conditions
tpd1
UNITS
TEST
COND.
1. Unless noted otherwise, all parameters use a GRP load of four, 20 PTXOR path, ORP and Y0 clock.
2. Standard 16-bit counter using GRP feedback.
3. Reference Switching Test Conditions section.
Table 2-0030A/2128VE
v.1.0
1
3
2
1
tsu2 + tco1
(
)
DESCRIPTION
#
PARAMETER
A1
Data Propagation Delay, 4PT Bypass, ORP Bypass
ns
tpd2
A2
Data Propagation Delay
ns
fmax
A3
Clock Frequency with Internal Feedback
MHz
fmax (Ext.)
–4
Clock Frequency with External Feedback
MHz
fmax (Tog.)
–5
Clock Frequency, Max. Toggle
MHz
tsu1
–6
GLB Reg. Setup Time before Clock, 4 PT Bypass
ns
tco1
A7
GLB Reg. Clock to Output Delay, ORP Bypass
ns
th1
–8
GLB Reg. Hold Time after Clock, 4 PT Bypass
ns
tsu2
–9
GLB Reg. Setup Time before Clock
ns
tco2
A10
GLB Reg. Clock to Output Delay
ns
th2
–11
GLB Reg. Hold Time after Clock
ns
tr1
A12
Ext. Reset Pin to Output Delay, ORP Bypass
ns
trw1
–13
Ext. Reset Pulse Duration
ns
tptoeen
B14
Input to Output Enable
ns
tptoedis
C15
Input to Output Disable
ns
tgoeen
B16
Global OE Output Enable
ns
tgoedis
C17
Global OE Output Disable
ns
twh
–18
External Synchronous Clock Pulse Duration, High
ns
twl
–19
External Synchronous Clock Pulse Duration, Low
ns
-180
MIN. MAX.
5.0
180
0.0
4.5
0.0
4.0
2.5
2.5
125
200
3.5
4.5
7.0
10.0
5.0
7.5
-250
MIN. MAX.
4.0
250
0.0
3.3
0.0
3.5
1.8
1.8
158
277
2.5
3.0
3.7
6.0
6.0
4.0
6.0
相關(guān)PDF資料
PDF描述
P51-3000-A-Y-I12-20MA-000-000 SENSOR 3000PSI 7/16-20-2B 4-20MA
P51-2000-A-Y-D-5V-000-000 SENSOR 2000PSI 7/16-20-2B 1-5V
P51-750-A-I-D-4.5V-000-000 SENSOR 750PSI 7/16-20UNF .5-4.5V
P51-2000-A-F-M12-5V-000-000 SENSOR 2000PSI 1/4-18NPT 1-5V
P51-100-G-M-I36-5V-000-000 SENSOR 100PSI M10-1.0 6G 1-5V
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ISPLSI2128VE-100LTN176 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI2128VE100LTN176I 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V In-System Programmable SuperFAST⑩ High Density PLD
ISPLSI2128VE135LB100 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V In-System Programmable SuperFAST⑩ High Density PLD
ISPLSI2128VE-135LB100 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI2128VE135LB100I 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V In-System Programmable SuperFAST⑩ High Density PLD
主站蜘蛛池模板: 武宁县| 威远县| 灵丘县| 苏尼特左旗| 克东县| 剑阁县| 西充县| 凤庆县| 板桥市| 大荔县| 隆子县| 晴隆县| 前郭尔| 凤城市| 西盟| 施秉县| 龙井市| 灌南县| 安西县| 驻马店市| 土默特右旗| 福清市| 昌宁县| 静安区| 贡嘎县| 深水埗区| 峡江县| 黑河市| 中宁县| 安丘市| 兴业县| 商南县| 墨竹工卡县| 靖江市| 临沭县| 偃师市| 大余县| 黄浦区| 山阳县| 洛宁县| 太原市|