欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: LC4384B-75T176I
文件頁數: 19/57頁
文件大小: 1078K
代理商: LC4384B-75T176I
Lattice Semiconductor
ispMACH 4000V/B/C Family Data Sheet
19
ispMACH 4000V/B/C External Switching Characteristics (Cont.)
Over Recommended Operating Conditions
Parameter
t
PD
Description
1, 2, 3
-5
-75
-10
5
Units
ns
ns
Min.
Max.
5.0
5.5
Min.
Max.
7.5
8.0
Min.
Max.
10.0
10.5
5-PT bypass combinatorial propagation delay
20-PT combinatorial propagation delay through macro-
cell
GLB register setup time before clock
GLB register setup time before clock with
T-type register
GLB register setup time before clock, input register path
GLB register setup time before clock with zero hold
GLB register hold time after clock
GLB register hold time after clock with
T-type register
GLB register hold time after clock, input register path
GLB register hold time after clock, input register path with
zero hold
GLB register clock-to-output delay
External reset pin to output delay
External reset pulse duration
Input to output local product term output enable/disable
Input to output global product term output enable/disable
Global OE input to output enable/disable
Global clock width, high or low
Global gate width low (for low transparent) or high (for
high transparent)
Input register clock width, high or low
Clock frequency with internal feedback
Clock frequency with external feedback,
[1/ (t
S
+ t
CO
)]
t
PD_MC
t
S
3.0
3.2
4.5
4.7
5.5
5.5
ns
ns
t
ST
t
SIR
t
SIRZ
t
H
1.2
2.2
0.0
0.0
1.7
2.7
0.0
0.0
1.7
2.7
0.0
0.0
ns
ns
ns
ns
t
HT
t
HIR
1.0
0.0
1.0
0.0
1.0
0.0
ns
t
HIRZ
ns
t
CO
t
R
t
RW
t
PTOE/DIS
t
GPTOE/DIS
t
GOE/DIS
t
CW
2.0
2.2
2.2
3.40
6.30
7.00
9.00
5.00
4.0
3.3
3.3
4.5
9.0
9.0
10.3
7.0
4.0
4.0
4.0
6.0
10.5
10.5
12.0
8.0
ns
ns
ns
ns
ns
ns
ns
t
GW
ns
t
WIR
f
MAX
2.2
227
156
3.3
168
111
4.0
125
86
ns
MHz
4
f
MAX
(Ext.)
MHz
Timing v.3.1
1. Timing numbers are based on default LVCMOS 1.8 I/O buffers. Use timing adjusters provided to calculate other standards.
2. Measured using standard switching circuit, assuming GRP loading of 1 and 1 output switching.
3. Pulse widths and clock widths less than minimum will cause unknown behavior.
4. Standard 16-bit counter using GRP feedback.
5. Only available in industrial grade.
相關PDF資料
PDF描述
LC4384C-10F256I
LC4384C-10T176I
LC4384C-35F256C
LC4384C-35T176C
LC4384C-5F256C
相關代理商/技術參數
參數描述
LC4384B-75TN176C 功能描述:CPLD - 復雜可編程邏輯器件 PROGRAMMABLE SUPER FAST HI DENSITY PLD RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
LC4384B-75TN176I 功能描述:CPLD - 復雜可編程邏輯器件 PROGRAMMABLE SUPER FAST HI DENSITY PLD RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
LC4384C-10F256I 功能描述:CPLD - 復雜可編程邏輯器件 PROGRAMMABLE SUPER FAST HI DENSITY PLD RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
LC4384C-10F256I1 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V/2.5V/1.8V In-System Programmable SuperFAST High Density PLDs
LC4384C-10FN256I 功能描述:CPLD - 復雜可編程邏輯器件 PROGRAMMABLE SUPER FAST HI DENSITY PLD RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
主站蜘蛛池模板: 台北市| 葫芦岛市| 新晃| 砚山县| 原阳县| 蕲春县| 丘北县| 黎平县| 资溪县| 翁牛特旗| 出国| 津市市| 灯塔市| 中山市| 宁安市| 高要市| 太仓市| 浠水县| 台北县| 抚宁县| 淮滨县| 甘南县| 宁都县| 化州市| 华宁县| 濉溪县| 东乡县| 济南市| 宜春市| 溆浦县| 光山县| 缙云县| 慈利县| 鄱阳县| 西城区| 博乐市| 措美县| 商丘市| 新晃| 龙游县| 五峰|