欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: MK2745-24ST
元件分類: 時鐘及定時
英文描述: PLL BASED CLOCK DRIVER, 8 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO16
封裝: 0.150 INCH, SOIC-16
文件頁數: 1/6頁
文件大小: 137K
代理商: MK2745-24ST
MK2745-24
MDS 2745-24 D
1
Revision 042904
Integrat ed Circuit Systems 525 Race Stre et, San Jo se, CA 9 5126 te l (40 8 ) 2 97-12 01 www.ics t.co m
DVD/MPEG CLOCK SOURCE
Description
The MK2745-24 is a low-cost, low-jitter,
high-performance clock synthesizer for DVD and other
MPEG 2-based applications. Using analog
Phase-Locked Loop (PLL) techniques, the device
accepts a 27 MHz fundamental mode crystal or clock
input to produce multiple audio output clocks, a
processor clock, and two 27 MHz clocks. The audio
clocks are frequency-locked to the 27 MHz using our
patented zero ppm error techniques. This allows audio
and video to track exactly, thereby eliminating the need
for large buffer memory.
ICS manufactures a large variety of DVD, Set-top Box,
and multiimedia clock synthesizers for all applications.
Consult ICS to eliminate crystals and oscillators from
your board.
Features
Packaged in a 16-pin narrow (150 mil) SOIC
Ideal for AuraVision’s notebook DVD solutions
Patented zero ppm audio clock error for exact audio
clock sampling rates, plus 32x and 256x clocks of the
sampling frequencies
Selectable audio sampling frequencies support 32,
44.1, and 96 kHz in most DACs
27 MHz fundamental crystal or clock input
Selectable processor frequencies
Two clocks of 27 MHz
Zero ppm in all clocks
25 mA output drive capability at TTL levels
Advanced, low-power, sub-micron CMOS process
Operating voltage of 3.3 V to 5 V
See also the MK2712 for NTSC/PAL clocks
Block Diagram
CLKA4
CLKB1
CLKA3
CLKB2
CLKB3
CLKA2
CLKA1
CLKB4
Control
Logic
S2, S1
2
PLL
FBIN
CLKIN
/2
VDD
2
GND
2
BANK
A
BANK
B
相關PDF資料
PDF描述
MK2745-24SILFT PLL BASED CLOCK DRIVER, 8 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO16
MK2745-24SIT 2745 SERIES, PLL BASED CLOCK DRIVER, 8 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO16
MK3805SI LOW SKEW CLOCK DRIVER, 10 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO20
MK3805SIT LOW SKEW CLOCK DRIVER, 10 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO20
MK3805SILF LOW SKEW CLOCK DRIVER, 10 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO20
相關代理商/技術參數
參數描述
MK2745-24STR 功能描述:IC CLK SOURCE DVD/MPEG 16-SOIC RoHS:否 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發生器,PLL,頻率合成器 系列:- 標準包裝:39 系列:- 類型:* PLL:帶旁路 輸入:時鐘 輸出:時鐘 電路數:1 比率 - 輸入:輸出:1:10 差分 - 輸入:輸出:是/是 頻率 - 最大:170MHz 除法器/乘法器:無/無 電源電壓:2.375 V ~ 3.465 V 工作溫度:0°C ~ 70°C 安裝類型:* 封裝/外殼:* 供應商設備封裝:* 包裝:*
MK2746 制造商:ICS 制造商全稱:ICS 功能描述:DVD/MPEG CLOCK SOURCE
MK2746-01G 功能描述:IC CLK SOURCE USB-DVD 16-TSSOP RoHS:否 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發生器,PLL,頻率合成器 系列:- 標準包裝:39 系列:- 類型:* PLL:帶旁路 輸入:時鐘 輸出:時鐘 電路數:1 比率 - 輸入:輸出:1:10 差分 - 輸入:輸出:是/是 頻率 - 最大:170MHz 除法器/乘法器:無/無 電源電壓:2.375 V ~ 3.465 V 工作溫度:0°C ~ 70°C 安裝類型:* 封裝/外殼:* 供應商設備封裝:* 包裝:*
MK2746-01GLF 功能描述:IC CLK SOURCE USB-DVD 16-TSSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發生器,PLL,頻率合成器 系列:- 標準包裝:39 系列:- 類型:* PLL:帶旁路 輸入:時鐘 輸出:時鐘 電路數:1 比率 - 輸入:輸出:1:10 差分 - 輸入:輸出:是/是 頻率 - 最大:170MHz 除法器/乘法器:無/無 電源電壓:2.375 V ~ 3.465 V 工作溫度:0°C ~ 70°C 安裝類型:* 封裝/外殼:* 供應商設備封裝:* 包裝:*
MK2746-01GLFTR 功能描述:IC CLK SOURCE USB-DVD 16-TSSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發生器,PLL,頻率合成器 系列:- 標準包裝:2,000 系列:- 類型:PLL 時鐘發生器 PLL:帶旁路 輸入:LVCMOS,LVPECL 輸出:LVCMOS 電路數:1 比率 - 輸入:輸出:2:11 差分 - 輸入:輸出:是/無 頻率 - 最大:240MHz 除法器/乘法器:是/無 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:32-LQFP 供應商設備封裝:32-TQFP(7x7) 包裝:帶卷 (TR)
主站蜘蛛池模板: 诸城市| 泾川县| 瑞安市| 衢州市| 乌拉特前旗| 板桥市| 庆安县| 昌图县| 怀仁县| 永和县| 陕西省| 东台市| 杨浦区| 织金县| 甘南县| 高台县| 朝阳县| 永春县| 太仆寺旗| 自贡市| 平果县| 洛浦县| 昌江| 长治县| 普兰店市| 丽水市| 含山县| 乌兰浩特市| 应城市| 望城县| 麻城市| 伊川县| 连城县| 伊春市| 四平市| 永州市| 休宁县| 腾冲县| 桓台县| 蒲城县| 合川市|