欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: PSD833270MIT
廠商: 意法半導體
英文描述: High Speed CMOS Logic Dual Positive-Edge-Triggered J-K Flip-Flops with Set and Reset 16-PDIP -55 to 125
中文描述: Flash在系統可編程ISP的外設的8位微控制器
文件頁數: 43/110頁
文件大小: 1737K
代理商: PSD833270MIT
43/110
PSD813F2, PSD833F2, PSD834F2, PSD853F2, PSD854F2
MCU BUS INTERFACE
The “no-glue logic” MCU Bus Interface block can
be directly connected to most popular MCUs and
their control signals. Key 8-bit MCUs, with their
bus types and control signals, are shown in Table
16
. The interface type is specified using the PSD-
soft Express Configuration.
Table 16. MCUs and their Control Signals
Note: 1. Unused CNTL2 pin can be configured as CPLD input. Other unused pins (PC7, PD0, PA3-0) can be configured for other I/O func-
tions.
2. ALE/AS input is optional for MCUs with a non-multiplexed bus
MCU
Data Bus
Width
CNTL0
CNTL1
CNTL2
PC7
PD0
2
ADIO0
PA3-PA0
PA7-PA3
8031
8
WR
RD
PSEN
(Note
1
)
ALE
A0
(Note
1
)
(Note
1
)
80C51XA
8
WR
RD
PSEN
(Note
1
)
ALE
A4
A3-A0
(Note
1
)
80C251
8
WR
PSEN
(Note
1
)
(Note
1
)
ALE
A0
(Note
1
)
(Note
1
)
80C251
8
WR
RD
PSEN
(Note
1
)
ALE
A0
(Note
1
)
(Note
1
)
80198
8
WR
RD
(Note
1
)
(Note
1
)
ALE
A0
(Note
1
)
(Note
1
)
68HC11
8
R/W
E
(Note
1
)
(Note
1
)
AS
A0
(Note
1
)
(Note
1
)
68HC912
8
R/W
E
(Note
1
)
DBE
AS
A0
(Note
1
)
(Note
1
)
Z80
8
WR
RD
(Note
1
)
(Note
1
)
(Note
1
)
A0
D3-D0
D7-D4
Z8
8
R/W
DS
(Note
1
)
(Note
1
)
AS
A0
(Note
1
)
(Note
1
)
68330
8
R/W
DS
(Note
1
)
(Note
1
)
AS
A0
(Note
1
)
(Note
1
)
M37702M2
8
R/W
E
(Note
1
)
(Note
1
)
ALE
A0
D3-D0
D7-D4
相關PDF資料
PDF描述
PSD833270MT High Speed CMOS Logic Dual Positive-Edge-Triggered J-K Flip-Flops with Set and Reset 16-SOIC -55 to 125
PSD833290MT High Speed CMOS Logic Dual Positive-Edge-Triggered J-K Flip-Flops with Set and Reset 16-SOIC -55 to 125
PSD8332V12JT High Speed CMOS Logic Dual Positive-Edge-Triggered J-K Flip-Flops with Set and Reset 16-SOIC -55 to 125
PSD8332V12MIT High Speed CMOS Logic Dual Positive-Edge-Triggered J-K Flip-Flops with Set and Reset 16-SOIC -55 to 125
PSD8332V12MT High Speed CMOS Logic Dual Positive-Edge-Triggered J-K Flip-Flops with Set and Reset 16-SOIC -55 to 125
相關代理商/技術參數
參數描述
PSD833F2-90J 功能描述:CPLD - 復雜可編程邏輯器件 5.0V 1M 90ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
PSD833F2-90JI 功能描述:SPLD - 簡單可編程邏輯器件 5.0V 1M 90ns RoHS:否 制造商:Texas Instruments 邏輯系列:TICPAL22V10Z 大電池數量:10 最大工作頻率:66 MHz 延遲時間:25 ns 工作電源電壓:4.75 V to 5.25 V 電源電流:100 uA 最大工作溫度:+ 75 C 最小工作溫度:0 C 安裝風格:Through Hole 封裝 / 箱體:DIP-24
PSD833F2-90M 功能描述:SPLD - 簡單可編程邏輯器件 5.0V 1M 90ns RoHS:否 制造商:Texas Instruments 邏輯系列:TICPAL22V10Z 大電池數量:10 最大工作頻率:66 MHz 延遲時間:25 ns 工作電源電壓:4.75 V to 5.25 V 電源電流:100 uA 最大工作溫度:+ 75 C 最小工作溫度:0 C 安裝風格:Through Hole 封裝 / 箱體:DIP-24
PSD833F2-90MI 功能描述:CPLD - 復雜可編程邏輯器件 5.0V 1M 90ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
PSD834F2-15M 制造商:STMicroelectronics 功能描述:Flash In-System Programmable Peripherals 52-Pin PQFP
主站蜘蛛池模板: 成安县| 陈巴尔虎旗| 广灵县| 泰顺县| 沭阳县| 图木舒克市| 文登市| 安福县| 恭城| 大竹县| 绍兴市| 滨州市| 临武县| 威远县| 万盛区| 三门峡市| 开阳县| 平潭县| 噶尔县| 余干县| 翁牛特旗| 汉源县| 深圳市| 余庆县| 新沂市| 新宁县| 独山县| 贵溪市| 射阳县| 吐鲁番市| 石屏县| 安龙县| 南漳县| 日喀则市| 铜陵市| 呼伦贝尔市| 灵武市| 乌恰县| 体育| 台中市| 丰都县|