欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: PSD834F3-20
廠商: 意法半導體
英文描述: Flash In-System Programmable (ISP) Peripherals for 8-bit MCUs, 5V
中文描述: Flash在系統可編程(ISP)的周邊8位MCU,5V的
文件頁數: 80/110頁
文件大?。?/td> 1737K
代理商: PSD834F3-20
PSD813F2, PSD833F2, PSD834F2, PSD853F2, PSD854F2
80/110
Figure 40. Input to Output Disable / Enable
Table 47. CPLD Combinatorial Timing (5V devices)
Note: 1. Fast Slew Rate output available on PA3-PA0, PB3-PB0, and PD2-PD0. Decrement times by given amount.
Table 48. CPLD Combinatorial Timing (3V devices)
Note: 1. Fast Slew Rate output available on PA3-PA0, PB3-PB0, and PD2-PD0. Decrement times by given amount.
Symbol
Parameter
Conditions
-70
-90
-15
Fast
PT
Aloc
Turbo
Off
Slew
rate
1
Unit
Min
Max
Min
Max
Min
Max
t
PD
CPLD Input Pin/
Feedback to CPLD
Combinatorial Output
20
25
32
+ 2
+ 10
– 2
ns
t
EA
CPLD Input to CPLD
Output Enable
21
26
32
+ 10
– 2
ns
t
ER
CPLD Input to CPLD
Output Disable
21
26
32
+ 10
– 2
ns
t
ARP
CPLD Register Clear
or Preset Delay
21
26
33
+ 10
– 2
ns
t
ARPW
CPLD Register Clear
or Preset Pulse Width
10
20
29
+ 10
ns
t
ARD
CPLD Array Delay
Any
macrocell
11
16
22
+ 2
ns
Symbol
Parameter
Conditions
-12
-15
-20
PT
Aloc
Turbo
Off
Slew
rate
1
Unit
Min
Max
Min
Max
Min
Max
t
PD
CPLD Input Pin/
Feedback to CPLD
Combinatorial Output
40
45
50
+ 4
+ 20
– 6
ns
t
EA
CPLD Input to CPLD
Output Enable
43
45
50
+ 20
– 6
ns
t
ER
CPLD Input to CPLD
Output Disable
43
45
50
+ 20
– 6
ns
t
ARP
CPLD Register Clear
or
Preset Delay
40
43
48
+ 20
– 6
ns
t
ARPW
CPLD Register Clear
or
Preset Pulse Width
25
30
35
+ 20
ns
t
ARD
CPLD Array Delay
Any
macrocell
25
29
33
+ 4
ns
tER
tEA
INPUT
INPUT TO
OUTPUT
ENABLE/DISABLE
AI02863
相關PDF資料
PDF描述
PSD834F3-90 Flash In-System Programmable (ISP) Peripherals for 8-bit MCUs, 5V
PSD834F3V-12 Flash In-System Programmable (ISP) Peripherals for 8-bit MCUs, 5V
PSD834F4-90 Flash In-System Programmable (ISP) Peripherals for 8-bit MCUs, 5V
PSD834F4V-12 Flash In-System Programmable (ISP) Peripherals for 8-bit MCUs, 5V
PSD834F5-12 Flash In-System Programmable (ISP) Peripherals for 8-bit MCUs, 5V
相關代理商/技術參數
參數描述
PSD835G2-70U 功能描述:靜態隨機存取存儲器 5.0V 4M 70ns RoHS:否 制造商:Cypress Semiconductor 存儲容量:16 Mbit 組織:1 M x 16 訪問時間:55 ns 電源電壓-最大:3.6 V 電源電壓-最小:2.2 V 最大工作電流:22 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風格:SMD/SMT 封裝 / 箱體:TSOP-48 封裝:Tray
PSD835G2-90U 功能描述:靜態隨機存取存儲器 5.0V 4M 90ns RoHS:否 制造商:Cypress Semiconductor 存儲容量:16 Mbit 組織:1 M x 16 訪問時間:55 ns 電源電壓-最大:3.6 V 電源電壓-最小:2.2 V 最大工作電流:22 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風格:SMD/SMT 封裝 / 箱體:TSOP-48 封裝:Tray
PSD835G2-90UI 功能描述:靜態隨機存取存儲器 5.0V 4M 90ns RoHS:否 制造商:Cypress Semiconductor 存儲容量:16 Mbit 組織:1 M x 16 訪問時間:55 ns 電源電壓-最大:3.6 V 電源電壓-最小:2.2 V 最大工作電流:22 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風格:SMD/SMT 封裝 / 箱體:TSOP-48 封裝:Tray
PSD835G2V-12UI 功能描述:靜態隨機存取存儲器 3.0V 4M 120ns RoHS:否 制造商:Cypress Semiconductor 存儲容量:16 Mbit 組織:1 M x 16 訪問時間:55 ns 電源電壓-最大:3.6 V 電源電壓-最小:2.2 V 最大工作電流:22 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風格:SMD/SMT 封裝 / 箱體:TSOP-48 封裝:Tray
PSD835G2V-90U 功能描述:靜態隨機存取存儲器 3.0V 4M 90ns RoHS:否 制造商:Cypress Semiconductor 存儲容量:16 Mbit 組織:1 M x 16 訪問時間:55 ns 電源電壓-最大:3.6 V 電源電壓-最小:2.2 V 最大工作電流:22 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風格:SMD/SMT 封裝 / 箱體:TSOP-48 封裝:Tray
主站蜘蛛池模板: 布尔津县| 扎囊县| 安徽省| 吐鲁番市| 江油市| 临夏县| 昌黎县| 呼图壁县| 北京市| 安塞县| 油尖旺区| 闻喜县| 静宁县| 汉川市| 古田县| 都江堰市| 宜阳县| 海晏县| 黎城县| 南川市| 南投县| 南康市| 封开县| 余庆县| 龙胜| 靖边县| 敖汉旗| 邯郸县| 布尔津县| 伽师县| 扎囊县| 神农架林区| 长春市| 磴口县| 富川| 犍为县| 永丰县| 太保市| 蕲春县| 林西县| 远安县|