欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數(shù)資料
型號(hào): PSD853390JIT
廠商: 意法半導(dǎo)體
英文描述: Low Voltage Synchronous Buck Controller 16-SSOP/QSOP -40 to 85
中文描述: Flash在系統(tǒng)可編程ISP的外設(shè)的8位微控制器
文件頁(yè)數(shù): 91/110頁(yè)
文件大小: 1737K
代理商: PSD853390JIT
91/110
PSD813F2, PSD833F2, PSD834F2, PSD853F2, PSD854F2
Table 57. WRITE Timing (5V devices)
Note: 1. Any input used to select an internal PSD function.
2. In multiplexed mode, latched address generated from ADIO delay to address output on any port.
3. WR has the same timing as E, LDS, UDS, WRL, and WRH signals.
4. Assuming data is stable before active WRITE signal.
5. Assuming WRITE is active before data becomes valid.
6. TWHAX2 is the address hold time for DPLD inputs that are used to generate Sector Select signals for internal PSD memory.
Symbol
Parameter
Conditions
-70
-90
-15
Unit
Min
Max
Min
Max
Min
Max
t
LVLX
ALE or AS Pulse Width
15
20
28
ns
t
AVLX
Address Setup Time
(Note
1
)
4
6
10
ns
t
LXAX
Address Hold Time
(Note
1
)
7
8
11
ns
t
AVWL
Address Valid to Leading
Edge of WR
(Notes
1,3
)
8
15
20
ns
t
SLWL
CS Valid to Leading Edge of WR
(Note
3
)
12
15
20
ns
t
DVWH
WR Data Setup Time
(Note
3
)
25
35
45
ns
t
WHDX
WR Data Hold Time
(Note
3
)
4
5
5
ns
t
WLWH
WR Pulse Width
(Note
3
)
31
35
45
ns
t
WHAX1
Trailing Edge of WR to Address Invalid
(Note
3
)
6
8
10
ns
t
WHAX2
Trailing Edge of WR to DPLD Address
Invalid
(Note
3,6
)
0
0
0
ns
t
WHPV
Trailing Edge of WR to Port Output
Valid Using I/O Port Data Register
(Note
3
)
27
30
38
ns
t
DVMV
Data Valid to Port Output Valid
Using Macrocell Register
Preset/Clear
(Notes
3,5
)
42
55
65
ns
t
AVPV
Address Input Valid to Address
Output Delay
(Note
2
)
20
25
30
ns
t
WLMV
WR Valid to Port Output Valid Using
Macrocell Register Preset/Clear
(Notes
3,4
)
48
55
65
ns
相關(guān)PDF資料
PDF描述
PSD853390JT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
PSD853390MIT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
PSD853390MT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
PSD8533V15JT Brushless DC Motor Controller 28-TSSOP -40 to 85
PSD8533V15MT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PSD853F2-70J 功能描述:SPLD - 簡(jiǎn)單可編程邏輯器件 5.0V 1M 70ns RoHS:否 制造商:Texas Instruments 邏輯系列:TICPAL22V10Z 大電池?cái)?shù)量:10 最大工作頻率:66 MHz 延遲時(shí)間:25 ns 工作電源電壓:4.75 V to 5.25 V 電源電流:100 uA 最大工作溫度:+ 75 C 最小工作溫度:0 C 安裝風(fēng)格:Through Hole 封裝 / 箱體:DIP-24
PSD853F2-70M 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 1M 70ns RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
PSD853F2-90J 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 1M 90ns RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
PSD853F2-90JI 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 1M 90ns RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
PSD853F2-90M 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 1M 90ns RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
主站蜘蛛池模板: 宁乡县| 界首市| 札达县| 新竹县| 古田县| 宜良县| 太仆寺旗| 延庆县| 永宁县| 贺州市| 广德县| 英超| 阳谷县| 呼伦贝尔市| 云南省| 长春市| 来宾市| 康乐县| 锡林浩特市| 河池市| 山西省| 丹江口市| 嘉定区| 常州市| 余干县| 香格里拉县| 山东省| 金乡县| 宣恩县| 丹棱县| 金沙县| 柳州市| 册亨县| 信宜市| 尉氏县| 启东市| 雷山县| 鸡西市| 积石山| 会理县| 德化县|