欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: PSD8545V20MIT
廠商: 意法半導體
英文描述: Flash In-System Programmable ISP Peripherals For 8-bit MCUs
中文描述: Flash在系統可編程ISP的外設的8位微控制器
文件頁數: 99/110頁
文件大小: 1737K
代理商: PSD8545V20MIT
99/110
PSD813F2, PSD833F2, PSD834F2, PSD853F2, PSD854F2
Table 70. ISC Timing (3V devices)
Note: 1. For non-PLD Programming, Erase or in ISC by-pass mode.
2. For Program or Erase PLD only.
Table 71. Power-down Timing (5V devices)
Note: 1. t
CLCL
is the period of CLKIN (PD1).
Table 72. Power-down Timing (3V devices)
Note: 1. t
CLCL
is the period of CLKIN (PD1).
Symbol
Parameter
Conditions
-12
-15
-20
Unit
Min
Max
Min
Max
Min
Max
t
ISCCF
Clock (TCK, PC1) Frequency (except for
PLD)
(Note
1
)
12
10
9
MHz
t
ISCCH
Clock (TCK, PC1) High Time (except for
PLD)
(Note
1
)
40
45
51
ns
t
ISCCL
Clock (TCK, PC1) Low Time (except for
PLD)
(Note
1
)
40
45
51
ns
t
ISCCFP
Clock (TCK, PC1) Frequency (PLD only)
(Note
2
)
2
2
2
MHz
t
ISCCHP
Clock (TCK, PC1) High Time (PLD only)
(Note
2
)
240
240
240
ns
t
ISCCLP
Clock (TCK, PC1) Low Time (PLD only)
(Note
2
)
240
240
240
ns
t
ISCPSU
ISC Port Set Up Time
12
13
15
ns
t
ISCPH
ISC Port Hold Up Time
5
5
5
ns
t
ISCPCO
ISC Port Clock to Output
30
36
40
ns
t
ISCPZV
ISC Port High-Impedance to Valid Output
30
36
40
ns
t
ISCPVZ
ISC Port Valid Output to
High-Impedance
30
36
40
ns
Symbol
Parameter
Conditions
-70
-90
-15
Unit
Min
Max
Min
Max
Min
Max
t
LVDV
ALE Access Time from Power-down
80
90
150
ns
t
CLWH
Maximum Delay from
APD Enable to Internal PDN Valid
Signal
Using CLKIN
(PD1)
15 * t
CLCL1
μs
Symbol
Parameter
Conditions
-12
-15
-20
Unit
Min
Max
Min
Max
Min
Max
t
LVDV
ALE Access Time from Power-down
145
150
200
ns
t
CLWH
Maximum Delay from APD Enable to
Internal PDN Valid Signal
Using CLKIN
(PD1)
15 * t
CLCL1
μs
相關PDF資料
PDF描述
PSD8545V20MT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
PSD8545V70MIT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
PSD8545V70MT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
PSD8545V90MIT Dual 4-A MOSFET Driver with Enable 8-PDIP -40 to 105
PSD8545V90MT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
相關代理商/技術參數
參數描述
PSD854F2-15J 制造商:STMicroelectronics 功能描述:4556DIE2HR - Trays
PSD854F2-70J 功能描述:CPLD - 復雜可編程邏輯器件 5.0V 2M 70ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
PSD854F2-70M 功能描述:CPLD - 復雜可編程邏輯器件 5.0V 2M 70ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
PSD854F2-90J 功能描述:CPLD - 復雜可編程邏輯器件 5.0V 2M 90ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
PSD854F2-90JI 功能描述:CPLD - 復雜可編程邏輯器件 5.0V 2M 90ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
主站蜘蛛池模板: 都安| 和硕县| 游戏| 拜城县| 休宁县| 土默特左旗| 黔西县| 仙桃市| 上饶市| 葫芦岛市| 北川| 招远市| 和硕县| 上思县| 张北县| 新安县| 新晃| 河津市| 永宁县| 富裕县| 定兴县| 闽清县| 石渠县| 吴堡县| 绥中县| 奉化市| 田东县| 晋宁县| 五华县| 鸡泽县| 河北省| 兴城市| 黄大仙区| 兖州市| 中山市| 乌审旗| 河北省| 电白县| 浠水县| 宁波市| 雷波县|