欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: SY10E143JC
廠商: MICREL INC
元件分類: 通用總線功能
英文描述: 9-BIT HOLD REGISTER
中文描述: 10E SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, PQCC28
封裝: PLASTIC, LCC-28
文件頁數: 1/4頁
文件大小: 72K
代理商: SY10E143JC
I
700MHz min. operating frequency
I
Extended 100E V
EE
range of –4.2V to –5.5V
I
9 bits wide for byte-parity applications
I
Asynchronous Master Reset
I
Dual clocks
I
Fully compatible with industry standard 10KH,
100K ECL levels
I
Internal 75k
input pulldown resistors
I
Fully compatible with Motorola MC10E/100E143
I
Available in 28-pin PLCC package
FEATURES
9-BIT HOLD
REGISTER
The SY10/100E143 are high-speed 9-bit hold registers
designed for use in new, high-performance ECL systems.
The E143 can hold current data or load new data. The nine
inputs, D
0
-D
8
, accept parallel input data.
The SEL (Select) control pin serves to determine the
mode of operation; either HOLD or LOAD. The input data
has to meet the set-up time before being clocked into the
nine input registers on the rising edge of CLK
1
or CLK
2
.
The MR (Master Reset) control signal asynchronously
resets all nine registers to a logic LOW when a logic HIGH
is applied to MR.
The E143 is designed for applications requiring high-
speed registers, pipeline registers, synchronous operation,
and is also suitable for byte-wide parity.
DESCRIPTION
SY10E143
SY100E143
Rev.: D
Issue Date: August, 1998
Amendment: /0
PIN CONFIGURATION
PIN NAMES
Pin
Function
D
0
-D
8
Parallel Data Inputs
SEL
Mode Select Input
CLK
1
, CLK
2
Clock Inputs
MR
Master Reset
Q
0
-Q
8
Data Outputs
NC
No Connection
V
CCO
V
CC
to Output
BLOCK DIAGRAM
V
EE
NC
MR
CLK
1
CLK
2
D
0
D
1
V
C
26
27
28
1
2
3
4
18
17
16
15
14
13
12
25 24 23 22 21 20 19
5
6
7
8
9
10 11
Q
2
Q
1
Q
7
Q
6
V
CC
Q
5
V
CCO
Q
4
Q
3
D
5
PLCC
TOP VIEW
J28-1
S
D
6
D
7
Q
0
V
C
D
4
D
3
D
2
D
8
Q
8
D
Q
0
Q
1
Q
2
Q
3
Q
4
Q
5
Q
6
Q
7
Q
8
SEL
MR
D
0
D
1
D
2
D
3
D
4
D
5
D
6
D
7
D
8
CLK1
CLK2
D
D
R
D
R
D
R
D
R
D
R
D
R
D
R
R
R
MUX
MUX
MUX
MUX
MUX
MUX
MUX
MUX
MUX
1
相關PDF資料
PDF描述
SY10E143 9-BIT HOLD REGISTER
SY10E143JCTR 9-BIT HOLD REGISTER
SY10E150JC 6-BIT D LATCH
SY10E150 6-BIT D LATCH
SY10E150JCTR 6-BIT D LATCH
相關代理商/技術參數
參數描述
SY10E143JC TR 功能描述:IC HOLD REGISTER 9-BIT 28-PLCC RoHS:否 類別:集成電路 (IC) >> 邏輯 - 觸發器 系列:10E 標準包裝:25 系列:74LS 功能:設置(預設)和復位 類型:JK 型 輸出類型:差分 元件數:2 每個元件的位元數:1 頻率 - 時鐘:25MHz 延遲時間 - 傳輸:20ns 觸發器類型:負邊沿 輸出電流高,低:400µA, 8mA 電源電壓:4.75 V ~ 5.25 V 工作溫度:0°C ~ 70°C 安裝類型:通孔 封裝/外殼:16-DIP(0.300",7.62mm) 包裝:管件 其它名稱:74LS11274LS112AN74LS112NDM74LS112N
SY10E143JZ 功能描述:寄存器 9-bit Hold Register (Lead Free) RoHS:否 制造商:NXP Semiconductors 邏輯類型:CMOS 邏輯系列:HC 電路數量:1 最大時鐘頻率:36 MHz 傳播延遲時間: 高電平輸出電流:- 7.8 mA 低電平輸出電流:7.8 mA 電源電壓-最大:6 V 最大工作溫度:+ 125 C 封裝 / 箱體:SOT-38 封裝:Tube
SY10E143JZ TR 功能描述:寄存器 9-bit Hold Register (Lead Free) RoHS:否 制造商:NXP Semiconductors 邏輯類型:CMOS 邏輯系列:HC 電路數量:1 最大時鐘頻率:36 MHz 傳播延遲時間: 高電平輸出電流:- 7.8 mA 低電平輸出電流:7.8 mA 電源電壓-最大:6 V 最大工作溫度:+ 125 C 封裝 / 箱體:SOT-38 封裝:Tube
SY10E150JC 功能描述:IC LATCH D 6-BIT 28-PLCC RoHS:否 類別:集成電路 (IC) >> 邏輯 - 鎖銷 系列:10E 產品變化通告:Product Discontinuation 09/Dec/2010 標準包裝:1,500 系列:74VCX 邏輯類型:D 型透明鎖存器 電路:8:8 輸出類型:三態 電源電壓:1.8 V ~ 3.6 V 獨立電路:2 延遲時間 - 傳輸:1.5ns 輸出電流高,低:6mA,6mA 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:48-TFSOP(0.240",6.10mm 寬) 供應商設備封裝:48-TSSOP 包裝:帶卷 (TR)
SY10E150JZ 功能描述:IC LATCH 6BIT D-TYPE 28-PLCC RoHS:是 類別:集成電路 (IC) >> 邏輯 - 鎖銷 系列:10E 標準包裝:2,500 系列:74HC 邏輯類型:D 型,可尋址 電路:1:8 輸出類型:標準 電源電壓:2 V ~ 6 V 獨立電路:1 延遲時間 - 傳輸:13ns 輸出電流高,低:5.2mA,5.2mA 工作溫度:-55°C ~ 125°C 安裝類型:表面貼裝 封裝/外殼:16-SOIC(0.154",3.90mm 寬) 供應商設備封裝:16-SOIC N 包裝:帶卷 (TR)
主站蜘蛛池模板: 麟游县| 封丘县| 大关县| 水城县| 水富县| 洛扎县| 蒙自县| 固始县| 托里县| 靖宇县| 浮梁县| 海林市| 治多县| 南开区| 长沙县| 勃利县| 陇南市| 浠水县| 阳江市| 江达县| 天台县| 迁安市| 绵阳市| 梧州市| 曲松县| 平乐县| 秭归县| 利川市| 南部县| 陕西省| 张掖市| 仁寿县| 衢州市| 锡林郭勒盟| 定结县| 湖南省| 吉隆县| 辽阳县| 高平市| 峨山| 高台县|