欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數(shù)資料
型號: SY10E160JZ
廠商: Micrel Inc
文件頁數(shù): 1/5頁
文件大小: 0K
描述: IC PARITY GEN/CHKER 12BIT 28PLCC
標準包裝: 38
系列: 10E
邏輯類型: 奇偶校驗發(fā)生器/校驗器
電路數(shù): 12 位
電源電壓: 4.2 V ~ 5.5 V
工作溫度: 0°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 28-LCC(J 形引線)
供應商設備封裝: 28-PLCC
其它名稱: 576-2496
SY10E160JZ-ND
1
SY10E160
SY100E160
Micrel, Inc.
M9999-032006
hbwhelp@micrel.com or (408) 955-1690
s Provides odd-HIGH parity of 12 inputs
s Extended 100E VEE range of –4.2V to –5.5V
s Output register with Shift/Hold capability
s 900ps max. D to Q, /Q output
s Enable control
s Asynchronous Register Reset
s Differential outputs
s Fully compatible with industry standard 10KH,
100K ECL levels
s Internal 75K
input pulldown resistors
s Fully compatible with Motorola MC10E/100E160
s Available in 28-pin PLCC package
FEATURES
12-BIT PARITY
GENERATOR/CHECKER
The SY10/100E160 are high-speed, 12-bit parity
generator/checkers with differential outputs, for use in
new, high-performance ECL systems. The output Q takes
on a logic HIGH value only when an odd number of inputs
are at a logic HIGH. A logic HIGH on the enable input (EN)
forces the output Q to a logic LOW.
An additional feature of the E160 is the output register.
Two multiplexers and their associated signals control the
register input by providing the option of holding present
data, loading the new parity data or shifting external data
in. To hold the present data, the Hold signal (HOLD) must
be at a logic LOW level. If the HOLD signal is at a logic
HIGH, the data present at the Q output is passed through
the first multiplexer. Taking the Shift signal (SHIFT) to a
logic HIGH will shift the data at the S-IN pin into the output
register. If the SHIFT signal is at a logic LOW, the output
of the first multiplexer is then passed through to the register.
The register itself is clocked on the rising edge of CLK1
or CLK2 (or both). The presence of a logic HIGH on the
reset pin (R) forces the register output Y to a logic LOW.
DESCRIPTION
SY10E160
SY100E160
Rev.: F
Amendment: /0
Issue Date:
March 2006
BLOCK DIAGRAM
Q
MUX
SEL
Y
0
1
MUX
SEL
0
1
R
D
D0
D1
D2
D3
D4
D5
D6
D7
D8
D9
D10
D11
CLK1
CLK2
S-IN
SHIFT
R
EN
HOLD
相關(guān)PDF資料
PDF描述
ICS8535AG-31LF IC CLOCK BUFFER MUX 2:4 20-TSSOP
ICS8533AG-01LF IC CLOCK BUFFER MUX 2:4 20-TSSOP
VE-26V-MW-F4 CONVERTER MOD DC/DC 5.8V 100W
VE-JNJ-MZ-F1 CONVERTER MOD DC/DC 36V 25W
ICS83940DYLF IC CLOCK BUFFER MUX 2:18 32-LQFP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
SY10E160JZ TR 功能描述:IC PARITY GEN/CHKER 12BIT 28PLCC RoHS:是 類別:集成電路 (IC) >> 邏輯 - 奇偶校驗發(fā)生器和校驗器 系列:10E 產(chǎn)品變化通告:Product Obsolescence 30/Sept/2009 標準包裝:25 系列:10H 邏輯類型:奇偶校驗發(fā)生器/校驗器 電路數(shù):12 位 輸出電流高,低:- 電源電壓:4.94 V ~ 5.46 V 工作溫度:0°C ~ 75°C 安裝類型:通孔 封裝/外殼:16-DIP(0.300",7.62mm) 供應商設備封裝:16-DIP
SY10E163JC 功能描述:IC MULTIPLEXER 2-BIT 8:1 28-PLCC RoHS:否 類別:集成電路 (IC) >> 邏輯 - 信號開關(guān),多路復用器,解碼器 系列:10E 標準包裝:25 系列:74HC 類型:解碼器 電路:1 x 2:4 獨立電路:2 輸出電流高,低:5.2mA,5.2mA 電壓電源:單電源 電源電壓:2 V ~ 6 V 工作溫度:-40°C ~ 85°C 安裝類型:通孔 封裝/外殼:16-DIP(0.300",7.62mm) 供應商設備封裝:16-DIP 包裝:管件
SY10E163JC TR 功能描述:IC MULTIPLEXER 2-BIT 8:1 28-PLCC RoHS:否 類別:集成電路 (IC) >> 邏輯 - 信號開關(guān),多路復用器,解碼器 系列:10E 標準包裝:25 系列:74HC 類型:解碼器 電路:1 x 2:4 獨立電路:2 輸出電流高,低:5.2mA,5.2mA 電壓電源:單電源 電源電壓:2 V ~ 6 V 工作溫度:-40°C ~ 85°C 安裝類型:通孔 封裝/外殼:16-DIP(0.300",7.62mm) 供應商設備封裝:16-DIP 包裝:管件
SY10E163JZ 功能描述:編碼器、解碼器、復用器和解復用器 2-bit 8:1 Multiplexer (Lead Free) RoHS:否 制造商:Micrel 產(chǎn)品:Multiplexers 邏輯系列:CMOS 位數(shù): 線路數(shù)量(輸入/輸出):2 / 12 傳播延遲時間:350 ps, 400 ps 電源電壓-最大:2.625 V, 3.6 V 電源電壓-最小:2.375 V, 3 V 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:QFN-44 封裝:Tray
SY10E163JZ TR 功能描述:編碼器、解碼器、復用器和解復用器 2-bit 8:1 Multiplexer (Lead Free) RoHS:否 制造商:Micrel 產(chǎn)品:Multiplexers 邏輯系列:CMOS 位數(shù): 線路數(shù)量(輸入/輸出):2 / 12 傳播延遲時間:350 ps, 400 ps 電源電壓-最大:2.625 V, 3.6 V 電源電壓-最小:2.375 V, 3 V 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:QFN-44 封裝:Tray
主站蜘蛛池模板: 大洼县| 兴安盟| 鲁甸县| 奎屯市| 交口县| 东海县| 天等县| 清苑县| 武乡县| 沧州市| 万山特区| 蒙自县| 凤翔县| 桂林市| 白水县| 成安县| 五指山市| 新蔡县| 东光县| 郧西县| 柳州市| 贵阳市| 盘山县| 沂水县| 察隅县| 长岭县| 瑞昌市| 奉节县| 南皮县| 拉孜县| 天津市| 澜沧| 大埔区| 扎兰屯市| 翼城县| 林甸县| 启东市| 广宗县| 嘉禾县| 灌南县| 洛扎县|