欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: XC3S200-4PQG208C
廠商: Xilinx Inc
文件頁數: 237/272頁
文件大?。?/td> 0K
描述: IC SPARTAN-3 FPGA 200K 208-PQFP
產品培訓模塊: FPGAs Spartan3
標準包裝: 24
系列: Spartan®-3
LAB/CLB數: 480
邏輯元件/單元數: 4320
RAM 位總計: 221184
輸入/輸出數: 141
門數: 200000
電源電壓: 1.14 V ~ 1.26 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 208-BFQFP
供應商設備封裝: 208-PQFP(28x28)
產品目錄頁面: 599 (CN2011-ZH PDF)
其它名稱: 122-1339
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁當前第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁
Spartan-3 FPGA Family: DC and Switching Characteristics
DS099 (v3.1) June 27, 2013
Product Specification
67
X-Ref Target - Figure 33
Figure 33: Differential Output Voltages
Table 38: DC Characteristics of User I/Os Using Differential Signal Standards
Signal Standard
Revision
VOD
VOCM
VOH
VOL
Min (mV) Typ (mV)
Max (mV)
Min (V)
Typ (V)
Max (V)
Min (V)
Max (V)
LDT_25 (ULVDS_25)
All
600
670
0.495
0.600
0.715
0.71
0.50
LVDS_25
All
100
600
0.80
1.6
0.85
1.55
‘E’
200
500
1.0
1.5
1.10
1.40
All
250
350
450
1.20
LVDSEXT_25
All
100
600
0.80
1.6
0.85
1.55
‘E’
300
700
1.0
1.5
1.15
1.35
LVPECL_25(5)
All
-
-
1.35
1.005
RSDS_25(6)
All
100
600
0.80
1.6
0.85
1.55
‘E’
200
500
1.0
1.5
1.10
1.40
DIFF_HSTL_II_18
All
VCCO 0.40
0.40
DIFF_SSTL2_II
All
VTT + 0.80
VTT – 0.80
Notes:
1.
The numbers in this table are based on the conditions set forth in Table 32 and Table 37.
2.
Output voltage measurements for all differential standards are made with a termination resistor (RT) of 100Ω across the N and P pins of the
differential signal pair.
3.
Mask revision E devices have tighter output ranges but can be used in any design that was in a previous revision. See Mask and Fab
4.
This value must be compatible with the receiver to which the FPGA’s output pair is connected.
5.
Each LVPECL_25 or BLVDS_25 output-pair requires three external resistors for proper output operation as shown in Figure 34. Each
LVPECL_25 or BLVDS_25 input-pair uses a 100W termination resistor at the receiver.
6.
Only one of the differential standards RSDS_25, LDT_25, LVDS_25, and LVDSEXT_25 may be used for outputs within a bank.
Each differential standard input-pair requires an external 100
Ω termination resistor.
X-Ref Target - Figure 34
Figure 34: External Termination Required for LVPECL and BLVDS Output and Input
DS099-3_02_091710
V
OUTN
V
OUTP
GND level
50%
V
OCM
V
OCM
V
OD
V
OL
V
OH
V
OUTP
Internal
Logic
V
OUTN
N
P
= Output common mode voltage =
2
V
OUTP
+ V
OUTN
V
OD = Output differential voltage =
V
OH = Output voltage indicating a High logic level
V
OL
= Output voltage indicating a Low logic level
V
OUTP
- V
OUTN
Differential
I/O Pair Pins
ds099-3_08_112105
240
Ω
70
Ω
70
Ω
100
Ω
LVPECL
Z0=50
Ω
Z0=50
Ω
140
Ω
165
Ω
165
Ω
100
Ω
BLVDS
Z0=50
Ω
Z0=50
Ω
相關PDF資料
PDF描述
TACR476M004RTA CAP TANT 47UF 4V 20% 0805
ABC49DRTN-S13 CONN EDGECARD 98POS .100 EXTEND
XC3S400A-4FTG256I IC SPARTAN-3A FPGA 400K 256FTBGA
XC3S200AN-4FTG256I IC SPARTAN-3AN FPGA 200K 256FTBG
ABC49DRTH-S13 CONN EDGECARD 98POS DIP .100 SLD
相關代理商/技術參數
參數描述
XC3S200-4PQG208I 功能描述:IC SPARTAN-3 FPGA 200K 208-PQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:Spartan®-3 標準包裝:40 系列:Spartan® 6 LX LAB/CLB數:3411 邏輯元件/單元數:43661 RAM 位總計:2138112 輸入/輸出數:358 門數:- 電源電壓:1.14 V ~ 1.26 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:676-BGA 供應商設備封裝:676-FBGA(27x27)
XC3S200-4TQ144C 制造商:Xilinx 功能描述:IC LOGIC CELLS 制造商:Xilinx 功能描述:FPGA SPARTAN-3 200K GATES 4320 CELLS 630MHZ 1.2V 144TQFP EP - Trays 制造商:Xilinx 功能描述:IC FPGA SPARTAN-3 200K 144-TQFP 制造商:Xilinx 功能描述:IC FPGA 97 I/O 144TQFP
XC3S200-4TQ144CES 制造商:Xilinx 功能描述:
XC3S200-4TQ144I 功能描述:IC FPGA SPARTAN 3 144TQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:Spartan®-3 標準包裝:40 系列:Spartan® 6 LX LAB/CLB數:3411 邏輯元件/單元數:43661 RAM 位總計:2138112 輸入/輸出數:358 門數:- 電源電壓:1.14 V ~ 1.26 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:676-BGA 供應商設備封裝:676-FBGA(27x27)
XC3S200-4TQG144C 功能描述:IC SPARTAN-3 FPGA 200K 144-TQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:Spartan®-3 標準包裝:60 系列:XP LAB/CLB數:- 邏輯元件/單元數:10000 RAM 位總計:221184 輸入/輸出數:244 門數:- 電源電壓:1.71 V ~ 3.465 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:388-BBGA 供應商設備封裝:388-FPBGA(23x23) 其它名稱:220-1241
主站蜘蛛池模板: 兴安盟| 河池市| 龙口市| 丰镇市| 京山县| 星子县| 阜阳市| 中卫市| 南开区| 高州市| 新安县| 东丽区| 勃利县| 庆阳市| 建瓯市| 拉孜县| 长葛市| 元阳县| 松原市| 马鞍山市| 鄂温| 宁化县| 平顶山市| 四川省| 大姚县| 南部县| 和静县| 东港市| 许昌县| 黄山市| 台安县| 墨江| 泾源县| 武鸣县| 淳安县| 育儿| 鄂州市| 托里县| 台东市| 平原县| 甘孜|