欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: A3PN060-ZFVQG100
元件分類: FPGA
英文描述: FPGA, 1536 CLBS, 60000 GATES, PQFP100
封裝: 14 X 14 MM, 1.20 MM HEIGHT, 0.50 MM PITCH, ROHS COMPLIANT, VQFP-100
文件頁數: 70/92頁
文件大小: 3184K
代理商: A3PN060-ZFVQG100
ProASIC3 nano DC and Switching Characteristics
2- 58
Advance v0.2
Table 2-71 RAM512X18
Commercial-Case Conditions: TJ = 70°C, Worst-Case VCC = 1.425 V
Parameter
Description
–2
–1
Std. Units
tAS
Address setup time
0.25 0.28 0.33
ns
tAH
Address hold time
0.00 0.00 0.00
ns
tENS
REN_B, WEN_B setup time
0.09 0.10 0.12
ns
tENH
REN_B, WEN_B hold time
0.06 0.07 0.08
ns
tDS
Input data (DI) setup time
0.18 0.21 0.25
ns
tDH
Input data (DI) hold time
0.00 0.00 0.00
ns
tCKQ1
Clock HIGH to new data valid on DO (output retained, WMODE = 0)
2.16 2.46 2.89
ns
tCKQ2
Clock HIGH to new data valid on DO (pipelined)
0.90 1.02 1.20
ns
tC2CRWH
Address collision clk-to-clk delay for reliable read access after write on same
address; applicable to opening edge
0.50 0.43 0.38
ns
tC2CWRH
Address collision clk-to-clk delay for reliable write access after read on same
address; applicable to opening edge
0.59 0.50 0.44
ns
tRSTBQ
RESET_B LOW to data out LOW on DO (flow-through)
0.92 1.05 1.23
ns
RESET_B LOW to data out LOW on DO (pipelined)
0.92 1.05 1.23
ns
tREMRSTB
RESET_B removal
0.29 0.33 0.38
ns
tRECRSTB
RESET_B recovery
1.50 1.71 2.01
ns
tMPWRSTB
RESET_B minimum pulse width
0.21 0.24 0.29
ns
tCYC
Clock cycle time
3.23 3.68 4.32
ns
FMAX
Maximum frequency
310
272
231 MHz
Note: For specific junction temperature and voltage supply levels, refer to Table 2-6 on page 2-5 for
derating values.
相關PDF資料
PDF描述
A3PN125-FVQ100 FPGA, 3072 CLBS, 125000 GATES, PQFP100
A3PN125-FVQG100 FPGA, 3072 CLBS, 125000 GATES, PQFP100
A3PN125-ZFVQ100 FPGA, 3072 CLBS, 125000 GATES, PQFP100
A3PN125-ZFVQG100 FPGA, 3072 CLBS, 125000 GATES, PQFP100
A3PN125-1VQ100I FPGA, 3072 CLBS, 125000 GATES, PQFP100
相關代理商/技術參數
參數描述
A3PN060-ZVQ100 功能描述:IC FPGA NANO 60K GATES 100-VQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:ProASIC3 nano 標準包裝:152 系列:IGLOO PLUS LAB/CLB數:- 邏輯元件/單元數:792 RAM 位總計:- 輸入/輸出數:120 門數:30000 電源電壓:1.14 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 85°C 封裝/外殼:289-TFBGA,CSBGA 供應商設備封裝:289-CSP(14x14)
A3PN060-ZVQ100I 功能描述:IC FPGA NANO 60K GATES 100-VQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:ProASIC3 nano 標準包裝:152 系列:IGLOO PLUS LAB/CLB數:- 邏輯元件/單元數:792 RAM 位總計:- 輸入/輸出數:120 門數:30000 電源電壓:1.14 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 85°C 封裝/外殼:289-TFBGA,CSBGA 供應商設備封裝:289-CSP(14x14)
A3PN060-ZVQG100 功能描述:IC FPGA NANO 60K GATES 100-VQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:ProASIC3 nano 標準包裝:152 系列:IGLOO PLUS LAB/CLB數:- 邏輯元件/單元數:792 RAM 位總計:- 輸入/輸出數:120 門數:30000 電源電壓:1.14 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 85°C 封裝/外殼:289-TFBGA,CSBGA 供應商設備封裝:289-CSP(14x14)
A3PN060-ZVQG100I 功能描述:IC FPGA NANO 60K GATES 100-VQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:ProASIC3 nano 標準包裝:152 系列:IGLOO PLUS LAB/CLB數:- 邏輯元件/單元數:792 RAM 位總計:- 輸入/輸出數:120 門數:30000 電源電壓:1.14 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 85°C 封裝/外殼:289-TFBGA,CSBGA 供應商設備封裝:289-CSP(14x14)
A3PN125-1VQ100 功能描述:IC FPGA NANO 125K GATES 100-VQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:ProASIC3 nano 標準包裝:152 系列:IGLOO PLUS LAB/CLB數:- 邏輯元件/單元數:792 RAM 位總計:- 輸入/輸出數:120 門數:30000 電源電壓:1.14 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 85°C 封裝/外殼:289-TFBGA,CSBGA 供應商設備封裝:289-CSP(14x14)
主站蜘蛛池模板: 平乡县| 通江县| 灵寿县| 南投县| 北海市| 香河县| 当涂县| 长丰县| 伊金霍洛旗| 黄浦区| 黎川县| 荆门市| 肥东县| 忻城县| 罗源县| 黔南| 孟州市| 晋州市| 眉山市| 宁河县| 漯河市| 万盛区| 阜平县| 土默特左旗| 紫金县| 佛冈县| 马山县| 辰溪县| 崇阳县| 嵩明县| 安龙县| 宁晋县| 台湾省| 曲靖市| 鹤峰县| 虎林市| 玛曲县| 崇左市| 漾濞| 梅河口市| 都江堰市|