欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: EP4CE55F23I8LN
廠商: Altera
文件頁數: 9/42頁
文件大小: 0K
描述: IC CYCLONE IV E FPGA 56K 484FBGA
產品培訓模塊: Designing an IP Surveillance Camera
Three Reasons to Use FPGA's in Industrial Designs
Cyclone IV FPGA Family Overview
特色產品: Cyclone? IV FPGAs
標準包裝: 60
系列: CYCLONE® IV E
LAB/CLB數: 3491
邏輯元件/單元數: 55856
RAM 位總計: 2396160
輸入/輸出數: 324
電源電壓: 0.97 V ~ 1.03 V
安裝類型: 表面貼裝
工作溫度: -40°C ~ 100°C
封裝/外殼: 484-BGA
供應商設備封裝: 484-FBGA(23x23)
其它名稱: 544-2682
Chapter 1: Cyclone IV Device Datasheet
1–17
Switching Characteristics
December 2013
Altera Corporation
Transceiver Performance Specifications
Table 1–21 lists the Cyclone IV GX transceiver specifications.
Table 1–21. Transceiver Specification for Cyclone IV GX Devices (Part 1 of 4)
Symbol/
Description
Conditions
C6
C7, I7
C8
Unit
Min
Typ
Max
Min
Typ
Max
Min
Typ
Max
Reference Clock
Supported I/O
Standards
1.2 V PCML, 1.5 V PCML, 3.3 V PCML, Differential LVPECL, LVDS, HCSL
Input frequency
from REFCLK input
pins
50
156.25
50
156.25
50
156.25
MHz
Spread-spectrum
modulating clock
frequency
Physical interface
for PCI Express
(PIPE) mode
30
33
30
33
30
33
kHz
Spread-spectrum
downspread
PIPE mode
0 to
–0.5%
——
0 to
–0.5%
——
0 to
–0.5%
——
Peak-to-peak
differential input
voltage
0.1
1.6
0.1
1.6
0.1
1.6
V
VICM (AC coupled)
1100 ± 5%
mV
VICM (DC coupled)
HCSL I/O
standard for PCIe
reference clock
250
550
250
550
250
550
mV
Transmitter REFCLK
Phase Noise (1)
Frequency offset
= 1MHz – 8MHZ
——
–123
–123
–123
dBc/Hz
Transmitter REFCLK
Total Jitter (1)
42.3
42.3
42.3
ps
Rref
——
2000
± 1%
——
2000
± 1%
——
2000
± 1%
Transceiver Clock
cal_blk_clk
clock
frequency
10
125
10
125
10
125
MHz
fixedclk
clock
frequency
PCIe Receiver
Detect
125
125
125
MHz
reconfig_clk
clock frequency
Dynamic
reconfiguration
clock frequency
2.5/
37.5
—50
2.5/
37.5
—50
2.5/
37.5
—50
MHz
Delta time between
reconfig_clk
——
2
2
2
ms
Transceiver block
minimum
power-down pulse
width
——
1
1
1
s
相關PDF資料
PDF描述
GEM22DTBH CONN EDGECARD 44POS R/A .156 SLD
VE-B5J-CV-F4 CONVERTER MOD DC/DC 36V 150W
EMA50DTBT CONN EDGECARD 100PS R/A .125 SLD
TPSD107K010S0080 CAP TANT 100UF 10V 10% 2917
ESA50DTAT CONN EDGECARD 100PS R/A .125 SLD
相關代理商/技術參數
參數描述
EP4CE55F29C6 功能描述:FPGA - 現場可編程門陣列 FPGA - Cyclone IV E 3491 LABs 374 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP4CE55F29C6N 功能描述:FPGA - 現場可編程門陣列 FPGA - Cyclone IV E 3491 LABs 374 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP4CE55F29C7 功能描述:FPGA - 現場可編程門陣列 FPGA - Cyclone IV E 3491 LABs 374 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP4CE55F29C7N 功能描述:FPGA - 現場可編程門陣列 FPGA - Cyclone IV E 3491 LABs 374 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP4CE55F29C8 功能描述:FPGA - 現場可編程門陣列 FPGA - Cyclone IV E 3491 LABs 374 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
主站蜘蛛池模板: 涪陵区| 沾化县| 邵东县| 宜川县| 东安县| 道孚县| 香港 | 上犹县| 凤阳县| 株洲县| 区。| 遵化市| 搜索| 井研县| 庆城县| 老河口市| 随州市| 弋阳县| 循化| 岗巴县| 英山县| 宜兰市| 武胜县| 丰宁| 石台县| 大方县| 平谷区| 衡阳县| 阳东县| 丰原市| 无极县| 望江县| 潜江市| 额敏县| 达拉特旗| 蒙山县| 桂东县| 大邑县| 横山县| 贡嘎县| 六枝特区|