欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: EP4CE75F23C7N
廠商: Altera
文件頁數: 7/42頁
文件大小: 0K
描述: IC CYCLONE IV E FPGA 75K 484FBGA
產品培訓模塊: Designing an IP Surveillance Camera
Three Reasons to Use FPGA's in Industrial Designs
Cyclone IV FPGA Family Overview
特色產品: Cyclone? IV FPGAs
標準包裝: 60
系列: CYCLONE® IV E
LAB/CLB數: 4713
邏輯元件/單元數: 75408
RAM 位總計: 2810880
輸入/輸出數: 292
電源電壓: 1.15 V ~ 1.25 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 484-BGA
供應商設備封裝: 484-FBGA(23x23)
其它名稱: 544-2679
Chapter 1: Cyclone IV Device Datasheet
1–15
Operating Conditions
December 2013
Altera Corporation
LVDS
(Column
I/Os)
2.375
2.5
2.625
100
0.05
DMAX 500 Mbps
1.80
247
600
1.125
1.25
1.375
0.55
500 Mbps
D
MAX
700 Mbps
1.80
1.05
DMAX > 700 Mbps
1.55
BLVDS (Row
I/Os) (4)
2.375
2.5
2.625
100
BLVDS
(Column
I/Os) (4)
2.375
2.5
2.625
100
mini
-LVDS
(Row I/Os)
2.375
2.5
2.625
300
600
1.0
1.2
1.4
mini
-LVDS
(Column
I/Os) (5)
2.375
2.5
2.625
300
600
1.0
1.2
1.4
RSDS (Row
I/Os) (5)
2.375
2.5
2.625
100
200
600
0.5
1.2
1.5
RSDS
(Column
I/Os) (5)
2.375
2.5
2.625
100
200
600
0.5
1.2
1.5
PPDS (Row
I/Os) (5)
2.375
2.5
2.625
100
200
600
0.5
1.2
1.4
PPDS
(Column
I/Os) (5)
2.375
2.5
2.625
100
200
600
0.5
1.2
1.4
Notes to Table 1–20:
(1) For an explanation of terms used in Table 1–20, refer to “Glossary” on page 1–37.
(2) VIN range: 0 V VIN 1.85 V.
(3) RL range: 90 RL 110 .
(4) There are no fixed VIN, VOD, and VOS specifications for BLVDS. They depend on the system topology.
(5) The Mini
-LVDS, RSDS, and PPDS standards are only supported at the output pins.
(6) The LVPECL I/O standard is only supported on dedicated clock input pins. This I/O standard is not supported for output pins.
Table 1–20. Differential I/O Standard Specifications for Cyclone IV Devices (1) (Part 2 of 2)
I/O Standard
VCCIO (V)
VID (mV)
VIcM (V) (2)
VOD (mV) (3)
VOS (V) (3)
Min
Typ
Max
Min
Max
Min
Condition
Max
Min
Typ
Max
Min
Typ
Max
相關PDF資料
PDF描述
RSC36DRSN-S273 CONN EDGECARD 72POS DIP .100 SLD
VI-254-CW-F2 CONVERTER MOD DC/DC 48V 100W
8-1624112-4 INDUCTOR 56NH 5% 0603
RMC36DRSN-S273 CONN EDGECARD 72POS DIP .100 SLD
VI-254-CW-F1 CONVERTER MOD DC/DC 48V 100W
相關代理商/技術參數
參數描述
EP4CE75F23C8 功能描述:FPGA - 現場可編程門陣列 FPGA - Cyclone IV E 4713 LABs 292 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP4CE75F23C8L 功能描述:FPGA - 現場可編程門陣列 FPGA - Cyclone IV E 4713 LABs 292 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP4CE75F23C8LN 功能描述:FPGA - 現場可編程門陣列 FPGA - Cyclone IV E 4713 LABs 292 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP4CE75F23C8N 功能描述:FPGA - 現場可編程門陣列 FPGA - Cyclone IV E 4713 LABs 292 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP4CE75F23C9L 功能描述:FPGA - 現場可編程門陣列 FPGA - Cyclone IV E 4713 LABs 292 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
主站蜘蛛池模板: 平山县| 中宁县| 株洲市| 乌海市| 甘洛县| 秦皇岛市| 万载县| 临夏县| 乐亭县| 锡林郭勒盟| 东光县| 商洛市| 花莲县| 利津县| 会同县| 湘潭市| 濮阳县| 石首市| 抚宁县| 昌邑市| 万荣县| 开封县| 克山县| 永和县| 彰化市| 安义县| 曲阳县| 安徽省| 仁怀市| 南丹县| 招远市| 普洱| 绥江县| 无极县| 谷城县| 南投市| 大城县| 阿鲁科尔沁旗| 岳阳市| 遵义县| 达日县|