欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數(shù)資料
型號: ICS873991AYLFT
廠商: IDT, Integrated Device Technology Inc
文件頁數(shù): 1/18頁
文件大小: 0K
描述: IC CLK GEN LV LVPECL 52-LQFP
標(biāo)準(zhǔn)包裝: 500
系列: HiPerClockS™
類型: 時鐘發(fā)生器
PLL: 帶旁路
輸入: CML,LVPECL,SSTL
輸出: LVPECL
電路數(shù): 1
比率 - 輸入:輸出: 1:13
差分 - 輸入:輸出: 是/是
頻率 - 最大: 400MHz
除法器/乘法器: 是/無
電源電壓: 3.135 V ~ 3.465 V
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 52-LQFP
供應(yīng)商設(shè)備封裝: 52-TQFP(10x10)
包裝: 帶卷 (TR)
其它名稱: 873991AYLFT
873991AY
www.idt.com
REV. A JULY 25, 2010
1
ICS873991
LOW VOLTAGE, LVCMOS/
LVPECL-TO-LVPECL/ECL CLOCK GENERATOR
GENERAL DESCRIPTION
The ICS873991 is a low voltage, low skew, 3.3V LVPECL
or ECL Clock Generator. The ICS873991 has two selectable
clock inputs. The PCLK, nPCLK pair can accept an LVPECL
input and the TEST_CLK pin can accept a LVCMOS or LVTTL
input. This device has a fully integrated PLL along with
frequency configurable outputs. An external feedback input
and output regenerates clocks with “zero delay”.
The four independent banks of outputs each have their
own output dividers, which allow the device to generate a
multitude of different bank frequency ratios and output-to-
input frequency ratios. The output frequency range is 25MHz
to 400MHz and the input frequency range is 6.25MHz to
125MHz. The PLL_SEL input can be used to bypass the PLL
for test and system debug purposes. In bypass mode, the input
clock is routed around the PLL and into the internal output
dividers.
The ICS873991 also has a SYNC output which can be used for
system synchronization purposes. It monitors Bank A and Bank
C outputs for coincident rising edges and signals a pulse per the
timing diagrams in this data sheet. This feature is used primarily
in applications where Bank A and Bank C are running at different
frequencies, and is particularly useful when they are running at
non-integer multiples of each other.
Example Applications:
1. Line Card Multiplier: Multiply 19.44MHz from a back-plane
to 77.76MHz on the line card ASIC and Serdes.
2. Zero Delay Buffer: Fan out up to thirteen 100MHz copies
from a reference clock to multiple processing units on an
embedded system.
FEATURES
14 differential LVPECL outputs
Selectable differential LVPECL or TEST_CLK inputs
PCLK, nPCLK can accept the following input levels:
LVPECL, CML, SSTL
TEST_CLK accepts the following input levels:
LVCMOS, LVTTL
Input frequency range: 6.25MHz to 125MHz
Output frequency: 400MHz (maximum)
VCO range: 200MHz to 800MHz
Output skew: 250ps (maximum)
Cycle-to-cyle jitter: ±50ps (typical)
LVPECL mode operating voltage supply range:
V
CC = 3.135V to 3.465V, VEE = 0V
ECL mode operating voltage supply range:
V
CC = 0V, VEE = -3.465V to -3.135V
0°C to 70°C ambient operating temperature
Industrial temperature available upon request
Lead-Free package fully RoHS compliant
PIN ASSIGNMENT
V
EE
MR
PLL_EN
REF_SEL
FSEL_FB2
FSEL_FB1
FSEL_FB0
TEST_CLK
PCLK
nPCLK
V
CC
EXT_FB
nEXT_FB
nQB3
QB3
VCCO
nQA0
QA0
nQA1
QA1
nQA2
QA2
nQA3
QA3
SYNC_SEL
VCO_SEL
40
41
42
43
44
45
46
47
48
49
50
51
52
1
2
3
4
5
6
7
8
9 10 11 12 13
26
25
24
23
22
21
20
19
18
17
16
15
14
39 38 37 36 35 34 33 32 31 30 29 28 27
QC1
nQC1
QC0
nQC0
VCCO
QD1
nQD1
QD0
nQD0
VCCO
QFB
nQFB
VCCA
FSEL0
QB2
nQB2
FSEL1
QB1
nQB1
FSEL2
QB0
nQB0
V
CCO
QC2
nQC2
FSEL3
ICS873991
52-Lead LQFP
10mm x 10mm x 1.4mm package body
Y package
Top View
相關(guān)PDF資料
PDF描述
ICS873996AYLFT IC ZD/MULT/DIVIDER 48-LQFP
ICS87421AMILFT IC CLOCK GEN LVDS 8-SOIC
ICS8745BM-21LFT IC CLK GEN 1:1 DIFF-LVDS 20-SOIC
ICS874S02BMILF IC CLK GEN 1:1 DIFF ZD 20SOIC
ICS8752CYLFT IC CLK MULT/ZD BUFFER 32-LQFP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ICS873995AYLF 功能描述:IC ZD/MULT/DIVIDER 48-LQFP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:HiPerClockS™ 標(biāo)準(zhǔn)包裝:1,000 系列:- 類型:時鐘/頻率合成器,扇出分配 PLL:- 輸入:- 輸出:- 電路數(shù):- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 除法器/乘法器:- 電源電壓:- 工作溫度:- 安裝類型:表面貼裝 封裝/外殼:56-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:56-VFQFP-EP(8x8) 包裝:帶卷 (TR) 其它名稱:844S012AKI-01LFT
ICS873995AYLFT 功能描述:IC ZD/MULT/DIVIDER 48-LQFP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:HiPerClockS™ 標(biāo)準(zhǔn)包裝:1,000 系列:- 類型:時鐘/頻率合成器,扇出分配 PLL:- 輸入:- 輸出:- 電路數(shù):- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 除法器/乘法器:- 電源電壓:- 工作溫度:- 安裝類型:表面貼裝 封裝/外殼:56-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:56-VFQFP-EP(8x8) 包裝:帶卷 (TR) 其它名稱:844S012AKI-01LFT
ICS873996AYLF 功能描述:IC ZD/MULT/DIVIDER 48-LQFP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:HiPerClockS™ 標(biāo)準(zhǔn)包裝:2,000 系列:- 類型:PLL 頻率合成器 PLL:是 輸入:晶體 輸出:時鐘 電路數(shù):1 比率 - 輸入:輸出:1:1 差分 - 輸入:輸出:無/無 頻率 - 最大:1GHz 除法器/乘法器:是/無 電源電壓:4.5 V ~ 5.5 V 工作溫度:-20°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:16-LSSOP(0.175",4.40mm 寬) 供應(yīng)商設(shè)備封裝:16-SSOP 包裝:帶卷 (TR) 其它名稱:NJW1504V-TE1-NDNJW1504V-TE1TR
ICS873996AYLFT 功能描述:IC ZD/MULT/DIVIDER 48-LQFP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:HiPerClockS™ 標(biāo)準(zhǔn)包裝:1,000 系列:- 類型:時鐘/頻率合成器,扇出分配 PLL:- 輸入:- 輸出:- 電路數(shù):- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 除法器/乘法器:- 電源電壓:- 工作溫度:- 安裝類型:表面貼裝 封裝/外殼:56-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:56-VFQFP-EP(8x8) 包裝:帶卷 (TR) 其它名稱:844S012AKI-01LFT
ICS874001AGI-02LF 功能描述:IC PCI EXPRSS/JITT ATTEN 20TSSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:FemtoClock™, PCI Express™ (PCIe) 標(biāo)準(zhǔn)包裝:1,500 系列:- 類型:時鐘緩沖器/驅(qū)動器 PLL:是 主要目的:- 輸入:- 輸出:- 電路數(shù):- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 電源電壓:3.3V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:28-SSOP(0.209",5.30mm 寬) 供應(yīng)商設(shè)備封裝:28-SSOP 包裝:帶卷 (TR) 其它名稱:93786AFT
主站蜘蛛池模板: 瑞安市| 通榆县| 南宁市| 青阳县| 望江县| 聂拉木县| 葵青区| 澄江县| 苏尼特左旗| 通州市| 廉江市| 阳信县| 南平市| 阿尔山市| 芜湖县| 壶关县| 清水县| 漠河县| 襄汾县| 灵川县| 太仆寺旗| 岳普湖县| 长丰县| 绥阳县| 迁安市| 油尖旺区| 太仆寺旗| 皋兰县| 新沂市| 临颍县| 武鸣县| 宁武县| 南安市| 永新县| 安阳市| 徐州市| 尖扎县| 锦屏县| 商丘市| 融水| 绥棱县|