欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: IDT5V928PGI
廠商: INTEGRATED DEVICE TECHNOLOGY INC
元件分類: XO, clock
英文描述: 8 OUTPUT CLOCK GENERATOR
中文描述: 160 MHz, OTHER CLOCK GENERATOR, PDSO24
封裝: TSSOP-24
文件頁數: 1/6頁
文件大?。?/td> 48K
代理商: IDT5V928PGI
1
IDT5V928
8 OUTPUT CLOCK GENERATOR
INDUSTRIAL TEMPERATURE RANGE
FEBRUARY 2003
2003 Integrated Device Technology, Inc.
DSC 5854/5
c
IDT5V928
INDUS T RIAL T E MPE RAT URE RANGE
8 OUTPUT
CLOCK GENERATOR
FUNCTIONAL BLOCK DIAGRAM
DE S CRIPT ION:
The IDT5V928 is a low-cost, low skew, low jitter, and high-performance
clock synthesizer. It has been specially designed to interface with Gigabit
Ethernet (125MHz), Fibre CHannel (106.25MHz), and OC-3 (155.52MHz)
applications. It can be programmed to provide output frequencies ranging
from50MHz to 160MHz, with input frequencies ranging from6.25MHz to
80MHz.
The IDT5V928 includes an internal RC filter that provides excellent jitter
characteristics and elimnates the need for external components. When
using the optional crystal input, the chip accepts a 10 - 40MHz fundamental
mode crystal with a maximumequivalent series resistance of 50
.
PHASE
DETECTOR
CHARGE
PUMP
LOOP
FILTER
VCO
SELECT MODE
Q
0
S1
S0
OE
0
1
Q
1
Q
2
Q
3
Q
4
Q
5
Q
6
Q
7
REF
VCO DIVIDE
1/N
X2
X1
CRYSTAL
OSCILLATOR
FEATURES:
3V to 3.6V operating voltage
50MHz to 160MHz output frequency range
Input from fundamental crystal oscillator or external source
Internal PLL feedback (loading feedback output relative to
other outputs, adjusts propagation delay between REF inputs
and outputs)
Select inputs (S
[1:0]
) for FB divide selection (multiply ratio of 2,
3, 4, 4.25, 5, 6, 6.25, and 8)
Low jitter
PLL bypass for testing and power-down control (S1 = H, S0 = H,
powers part down <500
μ
A)
Available in TSSOP package
APPLICATIONS:
Gigabit ethernet
Router
Network switches
SAN
Instrumentation
Fibre channel
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
相關PDF資料
PDF描述
IDT5V9351PRI LOW VOLTAGE PLL CLOCK DRIVER
IDT5V9351 LOW VOLTAGE PLL CLOCK DRIVER
IDT5V9351PR LOW VOLTAGE PLL CLOCK DRIVER
IDT5V9352 3.3V/2.5V PHASE-LOCK LOOP CLOCK DRIVER ZERO DELAY BUFFER
IDT5V9352PRI 3.3V/2.5V PHASE-LOCK LOOP CLOCK DRIVER ZERO DELAY BUFFER
相關代理商/技術參數
參數描述
IDT5V9351PFG 功能描述:IC CLOCK DRIVER PLL LV 32-TQFP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發生器,PLL,頻率合成器 系列:- 標準包裝:1,000 系列:- 類型:時鐘/頻率合成器,扇出分配 PLL:- 輸入:- 輸出:- 電路數:- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 除法器/乘法器:- 電源電壓:- 工作溫度:- 安裝類型:表面貼裝 封裝/外殼:56-VFQFN 裸露焊盤 供應商設備封裝:56-VFQFP-EP(8x8) 包裝:帶卷 (TR) 其它名稱:844S012AKI-01LFT
IDT5V9351PFG8 功能描述:IC CLOCK DRIVER PLL LV 32-TQFP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發生器,PLL,頻率合成器 系列:- 標準包裝:1,000 系列:- 類型:時鐘/頻率合成器,扇出分配 PLL:- 輸入:- 輸出:- 電路數:- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 除法器/乘法器:- 電源電壓:- 工作溫度:- 安裝類型:表面貼裝 封裝/外殼:56-VFQFN 裸露焊盤 供應商設備封裝:56-VFQFP-EP(8x8) 包裝:帶卷 (TR) 其它名稱:844S012AKI-01LFT
IDT5V9351PFGI 功能描述:IC CLOCK DRIVER PLL LV 32-TQFP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發生器,PLL,頻率合成器 系列:- 標準包裝:1,000 系列:- 類型:時鐘/頻率合成器,扇出分配 PLL:- 輸入:- 輸出:- 電路數:- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 除法器/乘法器:- 電源電壓:- 工作溫度:- 安裝類型:表面貼裝 封裝/外殼:56-VFQFN 裸露焊盤 供應商設備封裝:56-VFQFP-EP(8x8) 包裝:帶卷 (TR) 其它名稱:844S012AKI-01LFT
IDT5V9351PFGI8 功能描述:IC CLOCK DRIVER PLL LV 32-TQFP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發生器,PLL,頻率合成器 系列:- 標準包裝:1,000 系列:- 類型:時鐘/頻率合成器,扇出分配 PLL:- 輸入:- 輸出:- 電路數:- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 除法器/乘法器:- 電源電壓:- 工作溫度:- 安裝類型:表面貼裝 封裝/外殼:56-VFQFN 裸露焊盤 供應商設備封裝:56-VFQFP-EP(8x8) 包裝:帶卷 (TR) 其它名稱:844S012AKI-01LFT
IDT5V9352PFGI 功能描述:IC BUFFER ZD PLL CLK DVR 32-LQFP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發生器,PLL,頻率合成器 系列:- 標準包裝:1,000 系列:- 類型:時鐘/頻率合成器,扇出分配 PLL:- 輸入:- 輸出:- 電路數:- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 除法器/乘法器:- 電源電壓:- 工作溫度:- 安裝類型:表面貼裝 封裝/外殼:56-VFQFN 裸露焊盤 供應商設備封裝:56-VFQFP-EP(8x8) 包裝:帶卷 (TR) 其它名稱:844S012AKI-01LFT
主站蜘蛛池模板: 民丰县| 闽侯县| 临湘市| 嘉祥县| 绥化市| 体育| 包头市| 平谷区| 海南省| 沙洋县| 育儿| 闸北区| 陇南市| 凤城市| 崇阳县| 石渠县| 花莲市| 海口市| 日喀则市| 东光县| 铅山县| 淄博市| 徐州市| 泗阳县| 太仆寺旗| 泗水县| 乐昌市| 沁水县| 左权县| 犍为县| 婺源县| 台北市| 隆安县| 呼玛县| 平塘县| 台安县| 肇庆市| 陕西省| 车致| 浦城县| 筠连县|