欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數(shù)資料
型號(hào): SY10E142JC
廠商: MICREL INC
元件分類: 通用總線功能
英文描述: CRYSTAL 14.7456MHZ
中文描述: 10E SERIES, 9-BIT RIGHT PARALLEL IN PARALLEL OUT SHIFT REGISTER, TRUE OUTPUT, PQCC28
封裝: PLASTIC, LCC-28
文件頁數(shù): 1/4頁
文件大小: 71K
代理商: SY10E142JC
I
700MHz min. shift frequency
I
Extended 100E V
EE
range of –4.2V to –5.5V
I
9 bits wide for byte-parity applications
I
Asynchronous Master Reset
I
Dual clocks
I
Fully compatible with industry standard 10KH,
100K ECL levels
I
Internal 75K
input pulldown resistors
I
Fully compatible with Motorola MC10E/100E142
I
Available in 28-pin PLCC package
FEATURES
9-BIT SHIFT
REGISTER
The SY10/100E142 are high-speed 9-bit shift registers
designed for use in new, high-performance ECL systems.
The E142 can accept serial or parallel data to be shifted out
in one direction as both serial and parallel outputs. The
nine inputs, D
0
-D
8
, accept parallel input data, while S-IN
accepts serial input data.
The SEL (Select) control pin serves to determine the
mode of operation, either SHIFT or LOAD. The shift direction
is from bit 0 to bit 8. The input data has to meet the set-up
time before being clocked into the nine input registers on
the rising edge of CLK
1
or CLK
2
. Shifting is also performed
on the rising edge of either CLK
1
or CLK
2
. The MR (Master
Reset) control signal asynchronously resets all nine
registers to a logic LOW when a logic HIGH is applied to
MR.
The E142 is designed for applications such as diagnostic
scan registers, parallel-to-serial conversions and is also
suitable for byte-wide parity.
DESCRIPTION
SY10E142
SY100E142
Rev.: C
Issue Date: February, 1998
Amendment: /1
PIN NAMES
Pin
Function
D
0
-D
8
Parallel Data Inputs
S-IN
Serial Data Input
SEL
Mode Select Input
CLK
1
, CLK
2
Clock Inputs
MR
Master Reset
Q
0
-Q
8
Data Outputs
V
CCO
V
CC
to Output
PIN CONFIGURATION
V
EE
S-IN
MR
CLK
1
CLK
2
D
0
D
1
V
C
26
27
28
1
2
3
4
18
17
16
15
14
13
12
25 24 23 22 21 20 19
5
6
7
8
9
10 11
Q
2
Q
1
Q
7
Q
6
V
CC
Q
5
V
CCO
Q
4
Q
3
D
5
PLCC
TOP VIEW
J28-1
S
D
6
D
7
Q
0
V
C
D
4
D
3
D
2
D
8
Q
8
BLOCK DIAGRAM
1
D Q
0
Q
0
Q
1
Q
2
Q
3
Q
4
Q
5
Q
6
Q
7
Q
8
S-IN
SEL
MR
CLK1
CLK2
D Q
D Q
D Q
D Q
D Q
D Q
D Q
D Q
D
1
D
2
D
3
D
4
D
5
D
6
D
7
D
8
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
D
0
1
相關(guān)PDF資料
PDF描述
SY10E142JCTR 9-BIT SHIFT REGISTER
SY10E142 9-BIT SHIFT REGISTER
SY10E143JC 9-BIT HOLD REGISTER
SY10E143 9-BIT HOLD REGISTER
SY10E143JCTR 9-BIT HOLD REGISTER
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
SY10E142JC TR 功能描述:IC SHIFT REGISTER 9-BIT 28-PLCC RoHS:否 類別:集成電路 (IC) >> 邏輯 - 移位寄存器 系列:10E 標(biāo)準(zhǔn)包裝:1,000 系列:- 邏輯類型:移位寄存器 輸出類型:差分 元件數(shù):1 每個(gè)元件的位元數(shù):4 功能:串行至并行 電源電壓:4.2 V ~ 5.7 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:24-SOIC(0.295",7.50mm 寬) 供應(yīng)商設(shè)備封裝:24-SOIC 包裝:帶卷 (TR)
SY10E142JI 功能描述:IC SHIFT REGISTER 9-BIT 28-PLCC RoHS:否 類別:集成電路 (IC) >> 邏輯 - 移位寄存器 系列:10E 標(biāo)準(zhǔn)包裝:1,000 系列:- 邏輯類型:移位寄存器 輸出類型:差分 元件數(shù):1 每個(gè)元件的位元數(shù):4 功能:串行至并行 電源電壓:4.2 V ~ 5.7 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:24-SOIC(0.295",7.50mm 寬) 供應(yīng)商設(shè)備封裝:24-SOIC 包裝:帶卷 (TR)
SY10E142JI TR 功能描述:IC SHIFT REGISTER 9-BIT 28-PLCC RoHS:否 類別:集成電路 (IC) >> 邏輯 - 移位寄存器 系列:10E 標(biāo)準(zhǔn)包裝:1,000 系列:- 邏輯類型:移位寄存器 輸出類型:差分 元件數(shù):1 每個(gè)元件的位元數(shù):4 功能:串行至并行 電源電壓:4.2 V ~ 5.7 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:24-SOIC(0.295",7.50mm 寬) 供應(yīng)商設(shè)備封裝:24-SOIC 包裝:帶卷 (TR)
SY10E142JY 功能描述:寄存器 9-bit Shift Register (I Temp, Lead Free) RoHS:否 制造商:NXP Semiconductors 邏輯類型:CMOS 邏輯系列:HC 電路數(shù)量:1 最大時(shí)鐘頻率:36 MHz 傳播延遲時(shí)間: 高電平輸出電流:- 7.8 mA 低電平輸出電流:7.8 mA 電源電壓-最大:6 V 最大工作溫度:+ 125 C 封裝 / 箱體:SOT-38 封裝:Tube
SY10E142JY TR 功能描述:寄存器 9-bit Shift Register (I Temp, Lead Free) RoHS:否 制造商:NXP Semiconductors 邏輯類型:CMOS 邏輯系列:HC 電路數(shù)量:1 最大時(shí)鐘頻率:36 MHz 傳播延遲時(shí)間: 高電平輸出電流:- 7.8 mA 低電平輸出電流:7.8 mA 電源電壓-最大:6 V 最大工作溫度:+ 125 C 封裝 / 箱體:SOT-38 封裝:Tube
主站蜘蛛池模板: 根河市| 青川县| 西宁市| 稷山县| 正宁县| 浦东新区| 高要市| 隆昌县| 双桥区| 渭源县| 遂宁市| 安阳县| 桦南县| 陵水| 陕西省| 沭阳县| 雷山县| 东丰县| 潼关县| 九台市| 渭南市| 海兴县| 明溪县| 永寿县| 阿瓦提县| 德安县| 汶川县| 萨迦县| 邳州市| 石城县| 休宁县| 柳州市| 富裕县| 论坛| 遂溪县| 安仁县| 泌阳县| 静乐县| 简阳市| 乐亭县| 商水县|