欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: XC2S100-5PQG208C
廠商: Xilinx Inc
文件頁數: 41/99頁
文件大?。?/td> 0K
描述: IC SPARTAN-II FPGA 100K 208-PQFP
標準包裝: 24
系列: Spartan®-II
LAB/CLB數: 600
邏輯元件/單元數: 2700
RAM 位總計: 40960
輸入/輸出數: 140
門數: 100000
電源電壓: 2.375 V ~ 2.625 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 208-BFQFP
供應商設備封裝: 208-PQFP(28x28)
產品目錄頁面: 599 (CN2011-ZH PDF)
其它名稱: 122-1304
Spartan-II FPGA Family: Functional Description
DS001-2 (v2.8) June 13, 2008
Module 2 of 4
Product Specification
46
R
SSTL3 Class I
A sample circuit illustrating a valid termination technique for
SSTL3_I appears in Figure 47. DC voltage specifications
appear in Table 25 for the SSTL3_I standard. See "DC
Specifications" in Module 3 for the actual FPGA
characteristics.
SSTL3 Class II
A sample circuit illustrating a valid termination technique for
SSTL3_II appears in Figure 48. DC voltage specifications
appear in Table 26 for the SSTL3_II standard. See "DC
Specifications" in Module 3 for the actual FPGA
characteristics.
Figure 47: Terminated SSTL3 Class I
Table 25: SSTL3_I Voltage Specifications
Parameter
Min
Typ
Max
VCCO
3.0
3.3
3.6
VREF = 0.45 × VCCO
1.3
1.5
1.7
VTT = VREF
1.3
1.5
1.7
VIH ≥ VREF + 0.2
1.5
1.7
3.9(1)
VIL ≤ VREF – 0.2
–0.3(2)
1.3
1.5
VOH ≥ VREF + 0.6
1.9
-
VOL ≤ VREF – 0.6
-
1.1
IOH at VOH (mA)
–8
-
IOL at VOL (mA)
8
-
Notes:
1.
VIH maximum is VCCO + 0.3.
2.
VIL minimum does not conform to the formula.
VREF = 1.5V
VCCO = 3.3V
50
Ω
Z = 50
SSTL3 Class I
DS001_47_061200
VTT = 1.5V
25
Ω
Figure 48: Terminated SSTL3 Class II
Table 26: SSTL3_II Voltage Specifications
Parameter
Min
Typ
Max
VCCO
3.0
3.3
3.6
VREF = 0.45 × VCCO
1.3
1.5
1.7
VTT = VREF
1.3
1.5
1.7
VIH ≥ VREF + 0.2
1.5
1.7
3.9(1)
VIL ≤ VREF – 0.2
–0.3(2)
1.3
1.5
VOH ≥ VREF + 0.8
2.1
-
VOL ≤ VREF – 0.8
-
0.9
IOH at VOH (mA)
–16
-
IOL at VOL (mA)
16
-
Notes:
1.
VIH maximum is VCCO + 0.3
2.
VIL minimum does not conform to the formula
VREF = 1.5V
VCCO = 3.3V
50
Ω
Z = 50
SSTL3 Class II
DS001_48_061200
VTT = 1.5V
50
Ω
VTT = 1.5V
25
Ω
相關PDF資料
PDF描述
XC6SLX9-2CSG225C IC FPGA SPARTAN-6 9K 225CSGBGA
DS1631AU/T&R IC THERMOMETER DIG HI-PREC 8USOP
RSC44DRYI CONN EDGECARD 88POS DIP .100 SLD
XC2S100-5TQG144C IC SPARTAN-II FPGA 100K 144-TQFP
TACR476M003H CAP TANT 47UF 3V 20% 0805
相關代理商/技術參數
參數描述
XC2S100-5PQG208I 制造商:Xilinx 功能描述:FPGA SPARTAN-II 100K GATES 2700 CELLS 263MHZ 2.5V 208PQFP - Trays
XC2S100-5TQ144C 功能描述:IC FPGA 2.5V 600 CLB'S 144-TQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:Spartan®-II 標準包裝:40 系列:Spartan® 6 LX LAB/CLB數:3411 邏輯元件/單元數:43661 RAM 位總計:2138112 輸入/輸出數:358 門數:- 電源電壓:1.14 V ~ 1.26 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:676-BGA 供應商設備封裝:676-FBGA(27x27)
XC2S100-5TQ144I 功能描述:IC FPGA 2.5V I-TEMP 144-TQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:Spartan®-II 標準包裝:40 系列:Spartan® 6 LX LAB/CLB數:3411 邏輯元件/單元數:43661 RAM 位總計:2138112 輸入/輸出數:358 門數:- 電源電壓:1.14 V ~ 1.26 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:676-BGA 供應商設備封裝:676-FBGA(27x27)
XC2S100-5TQG144C 功能描述:IC SPARTAN-II FPGA 100K 144-TQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:Spartan®-II 標準包裝:60 系列:XP LAB/CLB數:- 邏輯元件/單元數:10000 RAM 位總計:221184 輸入/輸出數:244 門數:- 電源電壓:1.71 V ~ 3.465 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:388-BBGA 供應商設備封裝:388-FPBGA(23x23) 其它名稱:220-1241
XC2S100-5TQG144I 制造商:Xilinx 功能描述:FPGA SPARTAN-II 100K GATES 2700 CELLS 263MHZ 2.5V 144TQFP EP - Trays 制造商:Xilinx 功能描述:XLXXC2S100-5TQG144I IC SYSTEM GATE
主站蜘蛛池模板: 临城县| 葵青区| 海安县| 太仆寺旗| 瑞昌市| 新平| 盐津县| 宣恩县| 竹溪县| 舒兰市| 女性| 南漳县| 芮城县| 渭源县| 南阳市| 综艺| 城步| 山阴县| 平乐县| 梁河县| 启东市| 鄂州市| 密云县| 漾濞| 锡林郭勒盟| 灵川县| 峡江县| 天峨县| 鹿邑县| 宣汉县| 象州县| 光山县| 苏尼特左旗| 罗江县| 湖南省| 山西省| 玉树县| 库车县| 大渡口区| 南安市| 台中市|