欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: XC3S100E-4TQG144C
廠商: Xilinx Inc
文件頁數: 192/227頁
文件大小: 0K
描述: IC SPARTAN-3E FPGA 100K 144-TQFP
產品培訓模塊: FPGAs Spartan3
標準包裝: 60
系列: Spartan®-3E
LAB/CLB數: 240
邏輯元件/單元數: 2160
RAM 位總計: 73728
輸入/輸出數: 108
門數: 100000
電源電壓: 1.14 V ~ 1.26 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 144-LQFP
供應商設備封裝: 144-TQFP(20x20)
產品目錄頁面: 599 (CN2011-ZH PDF)
其它名稱: 122-1478
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁當前第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁
Spartan-3E FPGA Family: Functional Description
DS312 (v4.1) July 19, 2013
Product Specification
67
Configuration Bitstream Image Sizes
A specific Spartan-3E part type always requires a constant
number of configuration bits, regardless of design
complexity, as shown in Table 45. The configuration file size
for a multiple-FPGA daisy-chain design roughly equals the
sum of the individual file sizes.
Pin Behavior During Configuration
For additional information, refer to the “Configuration Pins
and Behavior during Configuration” chapter in UG332.
Table 46 shows how various pins behave during the FPGA
configuration process. The actual behavior depends on the
values applied to the M2, M1, and M0 mode select pins and
the HSWAP pin. The mode select pins determine which of
the I/O pins are borrowed during configuration and how they
function. In JTAG configuration mode, no user-I/O pins are
borrowed for configuration.
All user-I/O pins, input-only pins, and dual-purpose pins that
are not actively involved in the currently-select configuration
mode are high impedance (floating, three-stated, Hi-Z)
during the configuration process. These pins are indicated
in Table 46 as gray shaded table entries or cells.
The HSWAP input controls whether all user-I/O pins,
input-only pins, and dual-purpose pins have a pull-up
resistor to the supply rail or not. When HSWAP is Low, each
pin has an internal pull-up resistor that is active throughout
configuration. After configuration, pull-up and pull-down
resistors are available in the FPGA application as described
The yellow-shaded table entries or cells represent pins
where the pull-up resistor is always enabled during
configuration, regardless of the HSWAP input. The
post-configuration behavior of these pins is defined by
Bitstream Generator options as defined in Table 69.
Table 45: Number of Bits to Program a Spartan-3E
FPGA (Uncompressed Bitstreams)
Spartan-3E FPGA
Number of
Configuration Bits
XC3S100E
581,344
XC3S250E
1,353,728
XC3S500E
2,270,208
XC3S1200E
3,841,184
XC3S1600E
5,969,696
Table 46: Pin Behavior during Configuration
Pin Name
Master Serial
SPI (Serial
Flash)
BPI (Parallel
NOR Flash)
JTAG
Slave Parallel
Slave Serial
I/O Bank(3)
IO* (user-I/O)
IP* (input-only)
-
TDI
TDI
VCCAUX
TMS
TMS
VCCAUX
TCK
TCK
VCCAUX
TDO
TDO
VCCAUX
PROG_B
PROG_B
VCCAUX
DONE
DONE
VCCAUX
HSWAP
HSWAP
0
M2
0
1
2
M1
0
1
0
1
2
M0
0
1
0 = Up
1 = Down
1
0
1
2
CCLK
CCLK (I/O)
CCLK (I)
2
INIT_B
INIT_B
2
CSO_B
CSO_B
2
DOUT/BUSY
DOUT
BUSY
DOUT
2
MOSI/CSI_B
MOSI
CSI_B
2
D7
D7
2
D6
D6
2
D5
D5
2
D4
D4
2
D3
D3
2
D2
D2
2
D1
D1
2
相關PDF資料
PDF描述
VI-B6H-CX CONVERTER MOD DC/DC 52V 75W
VI-27N-CW-F1 CONVERTER MOD DC/DC 18.5V 100W
MAX1668MEE IC TEMP SENSOR MULTI-CHAN 16QSOP
VI-B6H-CW CONVERTER MOD DC/DC 52V 100W
XC3S50AN-5TQG144C IC FPGA SPARTAN-3A 50K 144-TQFP
相關代理商/技術參數
參數描述
XC3S100E-4TQG144CS1 制造商:Xilinx 功能描述:XLXXC3S100E-4TQG144CS1 IC LOGIC CELLS
XC3S100E-4TQG144I 功能描述:IC FPGA SPARTAN-3E 100K 144-TQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:Spartan®-3E 標準包裝:60 系列:XP LAB/CLB數:- 邏輯元件/單元數:10000 RAM 位總計:221184 輸入/輸出數:244 門數:- 電源電壓:1.71 V ~ 3.465 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:388-BBGA 供應商設備封裝:388-FPBGA(23x23) 其它名稱:220-1241
XC3S100E-4VQ100C 制造商:Xilinx 功能描述:FPGA SPARTAN-3E 100K GATES 2160 CELLS 572MHZ 90NM 1.2V 100VT - Trays 制造商:Xilinx 功能描述:XLXXC3S100E-4VQ100C IC LOGIC CELLS
XC3S100E-4VQ100CES 制造商:Xilinx 功能描述:
XC3S100E-4VQ100GC 制造商:XILINX 制造商全稱:XILINX 功能描述:Spartan-3E FPGA Family: Complete Data Sheet
主站蜘蛛池模板: 津市市| 崇礼县| 葵青区| 武功县| 荃湾区| 边坝县| 遵义县| 阳江市| 乐亭县| 钦州市| 桃江县| 东丽区| 奎屯市| 西宁市| 同仁县| 丰顺县| 奉节县| 扎赉特旗| 苍梧县| 青河县| 周宁县| 五大连池市| 织金县| 汝南县| 抚州市| 长兴县| 汨罗市| 莒南县| 高清| 兰溪市| 岗巴县| 乌拉特前旗| 惠州市| 云安县| 江安县| 天柱县| 昌平区| 勐海县| 铜梁县| 铜鼓县| 汉沽区|