Table 94" />

欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: XC3S100E-4VQG100C
廠商: Xilinx Inc
文件頁數: 37/227頁
文件大小: 0K
描述: IC SPARTAN-3E FPGA 100K 100VTQFP
產品培訓模塊: FPGAs Spartan3
標準包裝: 90
系列: Spartan®-3E
LAB/CLB數: 240
邏輯元件/單元數: 2160
RAM 位總計: 73728
輸入/輸出數: 66
門數: 100000
電源電壓: 1.14 V ~ 1.26 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 100-TQFP
供應商設備封裝: 100-VQFP(14x14)
產品目錄頁面: 599 (CN2011-ZH PDF)
其它名稱: 122-1479
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁當前第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁
Spartan-3E FPGA Family: DC and Switching Characteristics
DS312 (v4.1) July 19, 2013
Product Specification
131
Table 94: Output Timing Adjustments for IOB
Convert Output Time from
LVCMOS25 with 12mA Drive and
Fast Slew Rate to the Following
Signal Standard (IOSTANDARD)
Add the
Adjustment
Below
Units
Speed Grade
-5
-4
Single-Ended Standards
LVTTL
Slow
2 mA
5.20
5.41
ns
4mA
2.32
2.41
ns
6mA
1.83
1.90
ns
8mA
0.64
0.67
ns
12 mA
0.68
0.70
ns
16 mA
0.41
0.43
ns
Fast
2 mA
4.80
5.00
ns
4mA
1.88
1.96
ns
6mA
1.39
1.45
ns
8mA
0.32
0.34
ns
12 mA
0.28
0.30
ns
16 mA
0.28
0.30
ns
LVCMOS33
Slow
2 mA
5.08
5.29
ns
4mA
1.82
1.89
ns
6mA
1.00
1.04
ns
8mA
0.66
0.69
ns
12 mA
0.40
0.42
ns
16 mA
0.41
0.43
ns
Fast
2 mA
4.68
4.87
ns
4mA
1.46
1.52
ns
6mA
0.38
0.39
ns
8mA
0.33
0.34
ns
12 mA
0.28
0.30
ns
16 mA
0.28
0.30
ns
LVCMOS25
Slow
2 mA
4.04
4.21
ns
4mA
2.17
2.26
ns
6mA
1.46
1.52
ns
8mA
1.04
1.08
ns
12 mA
0.65
0.68
ns
Fast
2 mA
3.53
3.67
ns
4mA
1.65
1.72
ns
6mA
0.44
0.46
ns
8mA
0.20
0.21
ns
12 mA
0
ns
LVCMOS18
Slow
2 mA
5.03
5.24
ns
4 mA
3.08
3.21
ns
6 mA
2.39
2.49
ns
8 mA
1.83
1.90
ns
Fast
2 mA
3.98
4.15
ns
4 mA
2.04
2.13
ns
6 mA
1.09
1.14
ns
8 mA
0.72
0.75
ns
LVCMOS15
Slow
2 mA
4.49
4.68
ns
4 mA
3.81
3.97
ns
6 mA
2.99
3.11
ns
Fast
2 mA
3.25
3.38
ns
4 mA
2.59
2.70
ns
6 mA
1.47
1.53
ns
LVCMOS12
Slow
2 mA
6.36
6.63
ns
Fast
2 mA
4.26
4.44
ns
HSTL_I_18
0.33
0.34
ns
HSTL_III_18
0.53
0.55
ns
PCI33_3
0.44
0.46
ns
PCI66_3
0.44
0.46
ns
SSTL18_I
0.24
0.25
ns
SSTL2_I
–0.20
ns
Differential Standards
LVDS_25
–0.55
ns
BLVDS_25
0.04
ns
MINI_LVDS_25
–0.56
ns
LVPECL_25
Input Only
ns
RSDS_25
–0.48
ns
DIFF_HSTL_I_18
0.42
ns
DIFF_HSTL_III_18
0.53
0.55
ns
DIFF_SSTL18_I
0.40
ns
DIFF_SSTL2_I
0.44
ns
Notes:
1.
The numbers in this table are tested using the methodology
presented in Table 95 and are based on the operating conditions
2.
These adjustments are used to convert output- and
three-state-path times originally specified for the LVCMOS25
standard with 12 mA drive and Fast slew rate to times that
correspond to other signal standards. Do not adjust times that
measure when outputs go into a high-impedance state.
Table 94: Output Timing Adjustments for IOB (Cont’d)
Convert Output Time from
LVCMOS25 with 12mA Drive and
Fast Slew Rate to the Following
Signal Standard (IOSTANDARD)
Add the
Adjustment
Below
Units
Speed Grade
-5
-4
相關PDF資料
PDF描述
VI-B60-CW CONVERTER MOD DC/DC 5V 100W
VI-27M-CW-F1 CONVERTER MOD DC/DC 10V 100W
VI-B5H-CX CONVERTER MOD DC/DC 52V 75W
XC3S50-4VQG100C IC SPARTAN-3 FPGA 50K 100VTQFP
VI-B5F-CX CONVERTER MOD DC/DC 72V 75W
相關代理商/技術參數
參數描述
XC3S100E-4VQG100I 功能描述:IC FPGA SPARTAN-3E 100K 100-VQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:Spartan®-3E 標準包裝:40 系列:Spartan® 6 LX LAB/CLB數:3411 邏輯元件/單元數:43661 RAM 位總計:2138112 輸入/輸出數:358 門數:- 電源電壓:1.14 V ~ 1.26 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:676-BGA 供應商設備封裝:676-FBGA(27x27)
XC3S100E-5CP132C 制造商:Xilinx 功能描述:FPGA SPARTAN-3E 100K GATES 2160 CELLS 657MHZ COMM 90NM 1.2V - Trays
XC3S100E-5CP132GC 制造商:XILINX 制造商全稱:XILINX 功能描述:Spartan-3E FPGA Family: Complete Data Sheet
XC3S100E-5CP132GI 制造商:XILINX 制造商全稱:XILINX 功能描述:Spartan-3E FPGA Family: Complete Data Sheet
XC3S100E-5CP132I 制造商:XILINX 制造商全稱:XILINX 功能描述:Spartan-3E FPGA Family: Complete Data Sheet
主站蜘蛛池模板: 雷波县| 临邑县| 遵义县| 东明县| 昌吉市| 五常市| 伊宁市| 尉犁县| 曲水县| 奉新县| 新源县| 佛坪县| 微山县| 静海县| 珠海市| 正镶白旗| 广安市| 武川县| 金川县| 临洮县| 江阴市| 永兴县| 璧山县| 藁城市| 博客| 凌海市| 屏南县| 弋阳县| 余江县| 德州市| 江源县| 滦南县| 芒康县| 东明县| 五台县| 宜君县| 莱州市| 石泉县| 盘锦市| 东明县| 石河子市|