欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: EP4CE75F23I8LN
廠商: Altera
文件頁數: 6/42頁
文件大?。?/td> 0K
描述: IC CYCLONE IV E FPGA 75K 484FBGA
產品培訓模塊: Designing an IP Surveillance Camera
Three Reasons to Use FPGA's in Industrial Designs
Cyclone IV FPGA Family Overview
特色產品: Cyclone? IV FPGAs
標準包裝: 60
系列: CYCLONE® IV E
LAB/CLB數: 4713
邏輯元件/單元數: 75408
RAM 位總計: 2810880
輸入/輸出數: 292
電源電壓: 0.97 V ~ 1.03 V
安裝類型: 表面貼裝
工作溫度: -40°C ~ 100°C
封裝/外殼: 484-BGA
供應商設備封裝: 484-FBGA(23x23)
其它名稱: 544-2678
1–14
Chapter 1: Cyclone IV Device Datasheet
Operating Conditions
December 2013
Altera Corporation
f For more information about receiver input and transmitter output waveforms, and for
other differential I/O standards, refer to the I/O Features in Cyclone IV Devices chapter.
Table 1–18. Differential SSTL I/O Standard Specifications for Cyclone IV Devices (1)
I/O Standard
VCCIO (V)
VSwing(DC) (V)
VX(AC) (V)
VSwing(AC)
(V)
VOX(AC) (V)
Min
Typ
Max
Min
Max
Min
Typ
Max
Min
Max
Min
Typ
Max
SSTL
-2
Class I, II
2.375
2.5
2.625 0.36
VCCIO VCCIO/2 – 0.2
VCCIO/2
+ 0.2
0.7
VCCI
O
VCCIO/2 –
0.125
VCCIO/2
+ 0.125
SSTL
-18
Class I, II
1.7
1.8
1.90
0.25
VCCIO
VCCIO/2 –
0.175
VCCIO/2
+ 0.175
0.5
VCCI
O
VCCIO/2 –
0.125
VCCIO/2
+ 0.125
Note to Table 1–18:
(1) Differential SSTL requires a VREF input.
Table 1–19. Differential HSTL I/O Standard Specifications for Cyclone IV Devices (1)
I/O Standard
VCCIO (V)
VDIF(DC) (V)
VX(AC) (V)
VCM(DC) (V)
VDIF(AC) (V)
Min
Typ
Max
Min
Max
Min
Typ
Max
Min
Typ
Max
Mi
n
Max
HSTL
-18
Class I, II
1.71
1.8
1.89
0.2
0.85
0.95
0.85
0.95
0.4
HSTL
-15
Class I, II
1.425
1.5
1.575
0.2
0.71
0.79
0.71
0.79
0.4
HSTL
-12
Class I, II
1.14
1.2
1.26
0.16
VCCIO
0.48 x VCCIO
0.52 x
VCCIO
0.48 x
VCCIO
0.52 x
VCCIO
0.3
0.48 x
VCCIO
Note to Table 1–19:
(1) Differential HSTL requires a VREF input.
Table 1–20. Differential I/O Standard Specifications for Cyclone IV Devices (1) (Part 1 of 2)
I/O Standard
VCCIO (V)
VID (mV)
VIcM (V) (2)
VOD (mV) (3)
VOS (V) (3)
Min
Typ
Max
Min
Max
Min
Condition
Max
Min
Typ
Max
Min
Typ
Max
LVPECL
(Row I/Os)
2.375
2.5
2.625
100
0.05
DMAX500 Mbps
1.80
———
0.55
500 Mbps
D
MAX
700 Mbps
1.80
1.05
DMAX > 700 Mbps
1.55
LVPECL
(Column
I/Os) (6)
2.375
2.5
2.625
100
0.05
DMAX 500 Mbps
1.80
———
0.55
500 Mbps
D
MAX
700 Mbps
1.80
1.05
DMAX > 700 Mbps
1.55
LVDS (Row
I/Os)
2.375
2.5
2.625
100
0.05
DMAX 500 Mbps
1.80
247
600
1.125
1.25
1.375
0.55
500 Mbps
D
MAX
700 Mbps
1.80
1.05
DMAX > 700 Mbps
1.55
相關PDF資料
PDF描述
GCC06DRXH CONN EDGECARD 12POS DIP .100 SLD
ESA50DTBT CONN EDGECARD 100PS R/A .125 SLD
GBC08DRTS CONN EDGECARD 16POS DIP .100 SLD
7-1624112-5 INDUCTOR 15NH 5% 0603
EBC08DRYS CONN EDGECARD 16POS DIP .100 SLD
相關代理商/技術參數
參數描述
EP4CE75F29C6 功能描述:FPGA - 現場可編程門陣列 FPGA - Cyclone IV E 4713 LABs 426 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP4CE75F29C6N 功能描述:FPGA - 現場可編程門陣列 FPGA - Cyclone IV E 4713 LABs 426 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP4CE75F29C7 功能描述:FPGA - 現場可編程門陣列 FPGA - Cyclone IV E 4713 LABs 426 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP4CE75F29C7N 功能描述:FPGA - 現場可編程門陣列 FPGA - Cyclone IV E 4713 LABs 426 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP4CE75F29C8 功能描述:FPGA - 現場可編程門陣列 FPGA - Cyclone IV E 4713 LABs 426 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
主站蜘蛛池模板: 永胜县| 习水县| 高阳县| 堆龙德庆县| 将乐县| 铅山县| 林州市| 乐安县| 建湖县| 辽中县| 华坪县| 孝昌县| 建昌县| 花垣县| 四平市| 惠州市| 根河市| 蓬莱市| 喀什市| 清流县| 古田县| 兴义市| 双江| 固安县| 谷城县| 福贡县| 阳原县| 通州区| 土默特右旗| 潜山县| 淮安市| 阜宁县| 阿克陶县| 寿阳县| 昭通市| 商洛市| 永丰县| 贵德县| 博罗县| 顺义区| 沅江市|