欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數(shù)資料
型號: FDC37N958FR
廠商: Electronic Theatre Controls, Inc.
英文描述: Notebook I/O Controller with Enhanced Keyboard and System Control
中文描述: 筆記本電腦的I / O控制器,具有增強(qiáng)型鍵盤和系統(tǒng)控制
文件頁數(shù): 41/316頁
文件大小: 999K
代理商: FDC37N958FR
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁當(dāng)前第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁
SMSC DS – FDC37N958FR
Page 35
Rev. 09/01/99
MAIN STATUS REGISTER
FDC I/O Base Address + 0x04 (READ ONLY)
The Main Status Register is a read-only register
and indicates the status of the disk controller. The
Main Status Register can be read at any time.
The MSR indicates when the disk controller is
ready to receive data via the Data Register. It
should be read before each byte transferring to or
from the data register except in DMA mode. No
delay is required when reading the MSR after a
data transfer.
7
6
5
4
3
2
1
0
RQM
DIO
NON
DMA
CMD
BUSY
DRV3
BUSY
DRV2
BUSY
DRV1
BUSY
DRV0
BUSY
BIT 0 - 3 DRVx BUSY
These bits are set to 1s when a drive is in the
seek portion of a command, including implied and
overlapped seeks and recalibrates.
BIT 4 COMMAND BUSY
This bit is set to a “1” when a command is in
progress. This bit will go active after the
command byte has been accepted and goes
inactive at the end of the results phase. If there is
no result phase (Seek, Recalibrate commands),
this bit is returned to a “0” after the last command
byte.
BIT 5 NON-DMA
This mode is selected in the SPECIFY command
and will be set to a “1” during the execution phase
of a command. This is for polled data transfers
and helps differentiate between the data transfer
phase and the reading of result bytes.
BIT 6 DIO
Indicates the direction of a data transfer once a
RQM is set. A “1” indicates a read and a “0”
indicates a write is required.
BIT 7 RQM
Indicates that the host can transfer data if set to a
“1”. No access is permitted if set to a “0”.
DATA REGISTER (FIFO)
FDC I/O Base Address + 0x05 (READ/WRITE)
All command parameter information, disk data
and result status are transferred between the host
processor and the FDC through the Data
Register. Data transfers are governed by the
RQM and DIO bits in the Main Status Register.
The Data Register defaults to FIFO disabled
mode after any form of reset. This maintains
PC/AT hardware compatibility. The default values
can be changed through the Configure command
(enable full FIFO operation with threshold control).
The advantage of the FIFO is that it allows the
system a larger DMA latency without causing a
disk error. Table 19 gives several examples of
the delays with a FIFO. The data is based upon
the following formula:
Threshold # x [8/DATA RATE] - 1.5ms = Delay
At the start of a command, the FIFO action is
always disabled and command parameters must
be sent based upon the RQM and DIO bit
settings. As the command execution phase is
entered, the FIFO is cleared of any data to ensure
that invalid data is not transferred.
An overrun or underrun will terminate the current
command and the transfer of data. Disk writes will
complete the current sector by generating a 00
pattern and valid CRC. Reads require the host to
remove the remaining data so that the result
phase may be entered.
相關(guān)PDF資料
PDF描述
FDC37N958FRTQFP DIODE ZENER SINGLE 200mW 5.1Vz 5mA-Izt 0.0588 2uA-Ir 2 SOD-323 3K/REEL
FDC40-12D05 CONNECTOR,IDC PLUG,40 CONTACTS 1A,SHROUDED W/O EARS
FDC40-12D12 CONN,IDC,PLUG,50 CONTACTS, 1A,SHROUDED W/O EARS
FDC40-12D15 Isolated and Regulated 40 WATT Modular DC/DC Converters
FDC40-12D3305 Isolated and Regulated 40 WATT Modular DC/DC Converters
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
FDC37N958FR-PQFP 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Peripheral (Multifunction) Controller
FDC37N958FRTQFP 制造商:Rochester Electronics LLC 功能描述:- Bulk 制造商:SMSC 功能描述:
FDC37N971TQFP WAF 制造商:SMSC 功能描述:
FDC37N972 制造商:SMSC 制造商全稱:SMSC 功能描述:Advanced Notebook I/O Controller with Enhanced Keyboard Control and System Management
FDC37N972FBGA 制造商:Rochester Electronics LLC 功能描述:- Bulk 制造商:SMSC 功能描述:
主站蜘蛛池模板: 岑溪市| 库尔勒市| 逊克县| 青冈县| 松潘县| 娱乐| 宜兴市| 柘荣县| 丰县| 和林格尔县| 长阳| 西乌珠穆沁旗| 陇西县| 麻阳| 云安县| 冕宁县| 隆回县| 武平县| 屏东县| 宝山区| 大厂| 龙游县| 巧家县| 常熟市| 遂昌县| 湘潭县| 澜沧| 肥东县| 马鞍山市| 泾源县| 静乐县| 秭归县| 凯里市| 图木舒克市| 鲁山县| 庆元县| 北票市| 体育| 闻喜县| 肥东县| 健康|