Specifications ispLSI 2192VE 5 External Timing Parameters Over Recommended Operating Conditions USE 2192VE-225 FOR NEW DESIGNS

欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數(shù)資料
型號: ISPLSI 2192VE-100LTN128
廠商: Lattice Semiconductor Corporation
文件頁數(shù): 11/15頁
文件大小: 0K
描述: IC PLD ISP 96I/O 10NS 128TQFP
標準包裝: 90
系列: ispLSI® 2000VE
可編程類型: 系統(tǒng)內可編程
最大延遲時間 tpd(1): 10.0ns
電壓電源 - 內部: 3 V ~ 3.6 V
邏輯元件/邏輯塊數(shù)目: 48
宏單元數(shù): 192
門數(shù): 8000
輸入/輸出數(shù): 96
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 128-LQFP
供應商設備封裝: 128-TQFP(14x14)
包裝: 托盤
其它名稱: 220-1623
ISPLSI 2192VE-100LTN128-ND
ISPLSI2192VE-100LTN128
Specifications ispLSI 2192VE
5
External Timing Parameters
Over Recommended Operating Conditions
USE
2192VE-225
FOR
NEW
DESIGNS
tpd1
UNITS
TEST
COND.
1. Unless noted otherwise, all parameters use a GRP load of four, 20 PTXOR path, ORP and Y0 clock.
2. Standard 16-bit counter using GRP feedback.
3. Reference Switching Test Conditions section.
Table 2-0030A/2192VE
1
3
2
1
tsu2 + tco1
(
)
DESCRIPTION
#
PARAMETER
A1
Data Propagation Delay, 4PT Bypass, ORP Bypass
ns
tpd2
A2
Data Propagation Delay
ns
fmax
A3
Clock Frequency with Internal Feedback
MHz
fmax (Ext.)
–4
Clock Frequency with External Feedback
MHz
fmax (Tog.)
–5
Clock Frequency, Max. Toggle
MHz
tsu1
–6
GLB Reg. Setup Time before Clock, 4 PT Bypass
ns
tco1
A7
GLB Reg. Clock to Output Delay, ORP Bypass
ns
th1
–8
GLB Reg. Hold Time after Clock, 4 PT Bypass
ns
tsu2
–9
GLB Reg. Setup Time before Clock
ns
tco2
A10
GLB Reg. Clock to Output Delay
ns
th2
–11
GLB Reg. Hold Time after Clock
ns
tr1
A12
Ext. Reset Pin to Output Delay, ORP Bypass
ns
trw1
–13
Ext. Reset Pulse Duration
ns
tptoeen
B14
Input to Output Enable
ns
tptoedis
C15
Input to Output Disable
ns
tgoeen
B16
Global OE Output Enable
ns
tgoedis
C17
Global OE Output Disable
ns
twh
–18
External Synchronous Clock Pulse Duration, High
ns
twl
–19
External Synchronous Clock Pulse Duration, Low
ns
-180
MIN. MAX.
5.0
180
0.0
4.5
0.0
4.0
2.5
2.5
125
200
3.5
4.5
7.0
10.0
5.0
7.5
-225
MIN. MAX.
4.0
225
0.0
3.5
0.0
3.5
2.0
2.0
150
250
2.5
3.2
3.7
6.0
6.0
4.5
6.2
相關PDF資料
PDF描述
P51-50-A-J-D-4.5V-000-000 SENSOR 50PSI 3/8-24UNF .5-4.5V
REC3-483.3DRWZ/H2/A/M CONV DC/DC 3W 18-72VIN +/-3.3V
P51-1500-A-F-D-4.5OVP-000-000 SENSOR 1500PSI 1/4-18NPT .5-4.5V
P51-300-A-Z-I12-20MA-000-000 SENSOR 300PSI 1/4-18NPT 4-20MA
REC3-4815DRWZ/H2/C/M CONV DC/DC 3W 18-72VIN +/-15VOUT
相關代理商/技術參數(shù)
參數(shù)描述
ISPLSI2192VE-100LTN128 功能描述:CPLD - 復雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI2192VE100LTN128I 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V In-System Programmable SuperFAST⑩ High Density PLD
ISPLSI2192VE135LB144 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V In-System Programmable SuperFAST⑩ High Density PLD
ISPLSI2192VE-135LB144 功能描述:CPLD - 復雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI2192VE-135-LB144 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V In-System Programmable SuperFAST⑩ High Density PLD
主站蜘蛛池模板: 常山县| 伊春市| 永年县| 嘉峪关市| 海门市| 汨罗市| 南乐县| 鄂尔多斯市| 周口市| 潞城市| 元朗区| 姜堰市| 称多县| 平原县| 黔南| 陈巴尔虎旗| 嵩明县| 澎湖县| 巢湖市| 越西县| 延安市| 黔东| 读书| 三河市| 东乌珠穆沁旗| 黑龙江省| 武城县| 政和县| 黑河市| 安国市| 南郑县| 普安县| 崇州市| 彭泽县| 闻喜县| 巫溪县| 平和县| 嘉黎县| 胶州市| 久治县| 济宁市|