Specifications ispLSI 2192VE 8 Internal Timing Parameters1 Over Recommended Operating Conditions" />

欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: ISPLSI 2192VE-100LTN128
廠商: Lattice Semiconductor Corporation
文件頁數: 14/15頁
文件大?。?/td> 0K
描述: IC PLD ISP 96I/O 10NS 128TQFP
標準包裝: 90
系列: ispLSI® 2000VE
可編程類型: 系統內可編程
最大延遲時間 tpd(1): 10.0ns
電壓電源 - 內部: 3 V ~ 3.6 V
邏輯元件/邏輯塊數目: 48
宏單元數: 192
門數: 8000
輸入/輸出數: 96
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 128-LQFP
供應商設備封裝: 128-TQFP(14x14)
包裝: 托盤
其它名稱: 220-1623
ISPLSI 2192VE-100LTN128-ND
ISPLSI2192VE-100LTN128
Specifications ispLSI 2192VE
8
Internal Timing Parameters1
Over Recommended Operating Conditions
tio
1. Internal Timing Parameters are not tested and are for reference only.
2. Refer to Timing Model in this data sheet for further details.
3. The XOR adjacent path can only be used by hard macros.
Table 2-0036D/2192VE v0.1
Inputs
UNITS
-135
MIN.
-100
MIN.
MAX.
DESCRIPTION
#
2
PARAMETER
20 Input Buffer Delay
ns
tdin
21 Dedicated Input Delay
ns
tgrp
22 GRP Delay
–ns
GLB
t1ptxor
25 1 Product Term/XOR Path Delay
ns
t20ptxor
26 20 Product Term/XOR Path Delay
ns
txoradj
27 XOR Adjacent Path Delay
ns
tgbp
28 GLB Register Bypass Delay
ns
tgsu
29 GLB Register Setup Time before Clock
1.7
ns
tgh
30 GLB Register Hold Time after Clock
4.8
ns
tgco
31 GLB Register Clock to Output Delay
ns
3
tgro
32 GLB Register Reset to Output Delay
ns
tptre
33 GLB Product Term Reset to Register Delay
ns
tptoe
34 GLB Product Term Output Enable to I/O Cell Delay
ns
tptck
35 GLB Product Term Clock Delay
2.6
ns
ORP
tob
38 Output Buffer Delay
ns
tsl
39 Output Slew Limited Delay Adder
ns
GRP
t4ptbpc
23 4 Product Term Bypass Path Delay (Combinatorial)
ns
t4ptbpr
24 4 Product Term Bypass Path Delay (Registered)
ns
torp
36 ORP Delay
–ns
torpbp
37 ORP Bypass Delay
ns
Outputs
toen
40 I/O Cell OE to Output Enabled
ns
todis
41 I/O Cell OE to Output Disabled
ns
tgoe
42 Global Output Enable
ns
tgy0
43 Clock Delay, Y0 to Global GLB Clock Line (Ref. clock)
2.4
ns
tgy1/2
44 Clock Delay, Y1 or Y2 to Global GLB Clock Line
2.6
ns
Clocks
tgr
45 Global Reset to GLB
0.7
2.5
1.8
6.2
1.0
0.3
3.1
7.1
9.1
5.6
1.6
2.0
5.2
4.7
1.7
0.7
3.4
5.6
2.4
2.6
7.1
0.5
1.7
1.2
4.7
0.5
0.3
1.1
6.1
6.9
4.6
1.6
2.0
3.7
1.5
0.5
3.4
3.6
1.6
1.8
5.8
1.2
3.8
1.6
1.6
1.8
–ns
Global Reset
相關PDF資料
PDF描述
P51-50-A-J-D-4.5V-000-000 SENSOR 50PSI 3/8-24UNF .5-4.5V
REC3-483.3DRWZ/H2/A/M CONV DC/DC 3W 18-72VIN +/-3.3V
P51-1500-A-F-D-4.5OVP-000-000 SENSOR 1500PSI 1/4-18NPT .5-4.5V
P51-300-A-Z-I12-20MA-000-000 SENSOR 300PSI 1/4-18NPT 4-20MA
REC3-4815DRWZ/H2/C/M CONV DC/DC 3W 18-72VIN +/-15VOUT
相關代理商/技術參數
參數描述
ISPLSI2192VE-100LTN128 功能描述:CPLD - 復雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI2192VE100LTN128I 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V In-System Programmable SuperFAST⑩ High Density PLD
ISPLSI2192VE135LB144 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V In-System Programmable SuperFAST⑩ High Density PLD
ISPLSI2192VE-135LB144 功能描述:CPLD - 復雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI2192VE-135-LB144 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V In-System Programmable SuperFAST⑩ High Density PLD
主站蜘蛛池模板: 玛多县| 琼中| 明星| 平塘县| 汝城县| 烟台市| 大理市| 霍州市| 怀安县| 达州市| 凌源市| 福清市| 甘南县| 鄂温| 泽州县| 富蕴县| 乌拉特后旗| 白沙| 惠安县| 江达县| 南部县| 松江区| 仪征市| 瑞安市| 榆树市| 绥化市| 长兴县| 黑河市| 云梦县| 芮城县| 新乡市| 鲜城| 清镇市| 新龙县| 嵊泗县| 青铜峡市| 永福县| 嘉黎县| 通州区| 志丹县| 施甸县|