Specifications ispLSI 5512VE 20 TMS Input - This pin is the Test Mode Select input, which is used to control the JTAG state machine. TCK Input " />

欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: ISPLSI 5512VE-125LF388I
廠商: Lattice Semiconductor Corporation
文件頁數: 13/25頁
文件大小: 0K
描述: IC PLD ISP 256I/O 7.5NS 388FPBGA
標準包裝: 60
系列: ispLSI® 5000VE
可編程類型: 系統內可編程
最大延遲時間 tpd(1): 7.5ns
電壓電源 - 內部: 3 V ~ 3.6 V
邏輯元件/邏輯塊數目: 16
宏單元數: 512
門數: 24000
輸入/輸出數: 256
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 388-BBGA
供應商設備封裝: 388-FPBGA(23x23)
包裝: 托盤
其它名稱: ISPLSI5512VE-125LF388I
Specifications ispLSI 5512VE
20
TMS
Input - This pin is the Test Mode Select input, which is used to control the JTAG state machine.
TCK
Input - This pin is the Test Clock input pin used to clock through the JTAG state machine.
TDI
Input - This pin is the JTAG Test Data In pin used to load data.
TDO
Output - This pin is the JTAG Test Data Out pin used to shift data out.
TOE / I/O0
Input/Output - This pin functions as either the Test Output Enable pin or an I/O pin based upon
customer's design. TOE tristates all I/O pins when a logic low is driven.
GOE0, GOE1
Input - These two pins are the Global Output Enable input pins.
RESET
Dedicated Reset Input - This pin resets all registers in the device. The global polarity (active
high or low input) for this pin is selectable.
I/O
Input/Output – These are the general purpose I/O used by the logic array.
GND
Ground
NC1
No connect.
VCC
Vcc
CLK0, CLK1
Dedicated clock inputs for all registers. Both clocks are muxed before being used as the clock
input to all registers in the device.
CLK2 / I/O,
Input/Output - These pins share functionality. They can be used as dedicated clock inputs for
CLK3 / I/O
all registers, as well as I/O pins.
VCCIO
Input - This pin is used for optional 2.5V outputs. Every I/O can independently select either 3.3V
or the optional voltage as its output level. If the optional output voltage is not required, this pin
must be connected to the Vcc supply. Programmable pull-up resistors and bus-hold latches
only draw current from this supply.
Signal Descriptions
Signal Name
Description
1. NC pins are not to be connected to any active signals, VCC or GND.
相關PDF資料
PDF描述
REC5-4815SRW/H6/A/SMD/CTRL-R CONV DC/DC 5W 36-72VIN 15VOUT
BAS40DW-06-7-F DIODE SCHOTTKY ARRAY 40V SC70-6
P51-300-A-I-D-4.5OVP-000-000 SENSOR 300PSI 7/16-20UNF .5-4.5V
P51-1500-A-H-M12-5V-000-000 SENS 1500PSI M12-1.5 6G 1-5V
P51-100-A-AD-I12-20MA-000-000 SENSOR 100PSI 7/16-20 UNF 4-20MA
相關代理商/技術參數
參數描述
ISPLSI5512VE-125LF388I 功能描述:CPLD - 復雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI5512VE-155LB272 功能描述:CPLD - 復雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI5512VE-155LB388 功能描述:CPLD - 復雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI5512VE-155LF256 功能描述:CPLD - 復雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI5512VE-155LF256-125I 制造商:Lattice Semiconductor Corporation 功能描述:COMPLEX-EEPLD, 512-CELL, 8NS PROP DELAY, 256 Pin, Plastic, BGA
主站蜘蛛池模板: 德清县| 太原市| 古田县| 宣化县| 广宁县| 湟源县| 易门县| 稻城县| 五莲县| 邵武市| 襄樊市| 丰宁| 辽宁省| 平舆县| 稷山县| 彰武县| 贵南县| 滦南县| 淳化县| 南京市| 罗平县| 扶风县| 长治县| 长沙市| 阳新县| 鄂尔多斯市| 仁布县| 桂林市| 巴林左旗| 屏东市| 大同市| 明水县| 牟定县| 栾城县| 霍山县| 安龙县| 宁海县| 丹凤县| 汾阳市| 乐业县| 海伦市|