
Table of Contents
MC68HC08AS32
—
Rev. 3.0
Advance Information
MOTOROLA
Table of Contents
7
L
G
R
Section 7. Central Processor Unit (CPU)
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .75
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .75
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .76
CPU Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .77
Accumulator . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .77
Index Register. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .78
Stack Pointer. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .79
Program Counter. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .80
Condition Code Register. . . . . . . . . . . . . . . . . . . . . . . . . . .81
Arithmetic/Logic Unit (ALU) . . . . . . . . . . . . . . . . . . . . . . . . . . .83
CPU During Break Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . .83
Instruction Set Summary . . . . . . . . . . . . . . . . . . . . . . . . . . . . .84
Opcode Map. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .91
7.1
7.2
7.3
7.4
7.4.1
7.4.2
7.4.3
7.4.4
7.4.5
7.5
7.6
7.7
7.8
Section 8. Clock Generator Module (CGM)
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .93
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .94
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .94
Functional Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .95
Crystal Oscillator Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . .95
Phase-Locked Loop Circuit (PLL) . . . . . . . . . . . . . . . . . . . .97
8.4.2.1
Circuits. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .97
8.4.2.2
Acquisition and Tracking Modes . . . . . . . . . . . . . . . . . . .99
8.4.2.3
Automatic and Manual PLL Bandwidth Modes . . . . . . . .99
8.4.2.4
Programming the PLL . . . . . . . . . . . . . . . . . . . . . . . . . .101
8.4.2.5
Special Programming Exceptions . . . . . . . . . . . . . . . . .103
8.4.3
Base Clock Selector Circuit. . . . . . . . . . . . . . . . . . . . . . . .103
8.4.4
CGM External Connections. . . . . . . . . . . . . . . . . . . . . . . .104
8.5
I/O Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .105
8.5.1
Crystal Amplifier Input Pin (OSC1) . . . . . . . . . . . . . . . . . .105
8.5.2
Crystal Amplifier Output Pin (OSC2). . . . . . . . . . . . . . . . .105
8.5.3
External Filter Capacitor Pin (CGMXFC). . . . . . . . . . . . . .105
8.5.4
Analog Power Pin (V
DDA
/V
DDAREF
). . . . . . . . . . . . . . . . . .106
8.5.5
Oscillator Enable Signal (SIMOSCEN) . . . . . . . . . . . . . . .106
8.1
8.2
8.3
8.4
8.4.1
8.4.2