欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: XC3S1600E-4FGG400C
廠商: Xilinx Inc
文件頁數: 41/227頁
文件大小: 0K
描述: IC SPARTAN-3E FPGA 1600K 400FBGA
產品培訓模塊: FPGAs Spartan3
標準包裝: 60
系列: Spartan®-3E
LAB/CLB數: 3688
邏輯元件/單元數: 33192
RAM 位總計: 663552
輸入/輸出數: 304
門數: 1600000
電源電壓: 1.14 V ~ 1.26 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 400-BGA
供應商設備封裝: 400-FBGA(21x21)
配用: HW-XA3S1600E-UNI-G-ND - KIT DEVELOPMENT AUTOMOTIVE ECU
其它名稱: 122-1517
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁當前第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁
Spartan-3E FPGA Family: DC and Switching Characteristics
DS312 (v4.1) July 19, 2013
Product Specification
135
Table 97: Recommended Number of Simultaneously
Switching Outputs per VCCO/GND Pair
Signal Standard
(IOSTANDARD)
Package Type
VQ
100
TQ
144
PQ
208
CP
132
FT256
FG320
FG400
FG484
Single-Ended Standards
LVTTL
Slow
2
34
20
19
52
60
4
17101026
41
6
17
10726
29
8
6
13
22
12
8
6
5
13
16
5
6
11
Fast
2
17171726
34
4
9
13
20
6
7
13
15
8
6
666
12
5
6
10
16
5
555
9
LVCMOS33
Slow
2
34202052
76
4
17101026
46
6
17
10726
27
8
6
13
20
12
8
6
5
13
16
5
6
10
Fast
2
17171726
44
4
8
13
26
6
8
6
13
16
8
6
666
12
5
6
10
16
8
855
8
LVCMOS25
Slow
2
28161642
76
4
13101019
46
6
137
719
33
8
6
669
24
12
6
9
18
Fast
2
17161626
42
4
9
13
20
6
9
7
13
15
8
6
666
13
12
5
6
11
LVCMOS18
Slow
2
19
11829
64
4
137
619
34
6
559
22
8
6
449
18
Fast
2
138
819
36
4
8
5
13
21
6
4
446
13
8
4
446
10
LVCMOS15
Slow
2
1610
1019
55
48
7
9
31
66
5
9
18
Fast
2
9
13
25
47
7
16
65
5
13
LVCMOS12
Slow
2
1711
1116
55
Fast
2
1010
31
PCI33_3
8
16
PCI66_3
8
13
PCIX
7
11
HSTL_I_18
1010
1016
17
HSTL_III_18
10
16
SSTL18_I
9
15
SSTL2_I
1212
1218
18
Differential Standards (Number of I/O Pairs or Channels)
LVDS_25
6
12
20
BLVDS_25
4
MINI_LVDS_25
6
12
20
LVPECL_25
Input Only
RSDS_25
6
12
20
DIFF_HSTL_I_18
5
8
DIFF_HSTL_IIII_18
5
8
DIFF_SSTL18_I
4
7
DIFF_SSTL2_I
6
9
8
Notes:
1.
The numbers in this table are recommendations that assume
sound board layout practice. This table assumes the following
parasitic factors: combined PCB trace and land inductance per
VCCO and GND pin of 1.0 nH, receiver capacitive load of 15 pF.
Test limits are the VIL/VIH voltage limits for the respective I/O
standard.
2.
The PQ208 results are based on physical measurements of a
PQ208 package soldered to a typical printed circuit board. All
other results are based on worst-case simulation and an
interpolation of the PQ208 physical results.
3.
If more than one signal standard is assigned to the I/Os of a given
bank, refer to XAPP689: Managing Ground Bounce in Large
FPGAs for information on how to perform weighted average SSO
calculations.
Table 97: Recommended Number of Simultaneously
Switching Outputs per VCCO/GND Pair (Cont’d)
Signal Standard
(IOSTANDARD)
Package Type
VQ
100
TQ
144
PQ
208
CP
132
FT256
FG320
FG400
FG484
相關PDF資料
PDF描述
TPSD227K004R0100 CAP TANT 220UF 4V 10% 2917
HCC43DRAN-S734 CONN EDGECARD 86POS .100 R/A PCB
VJ1206Y181KBAAT4X CAP CER 180PF 50V 10% X7R 1206
HCC43DRAH-S734 CONN EDGECARD 86POS .100 R/A PCB
RW2-2415S/H3/SMD CONV DC/DC 2W 18-36VIN 15VOUT
相關代理商/技術參數
參數描述
XC3S1600E-4FGG400I 功能描述:IC FPGA SPARTAN-3E 1600K 400FBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:Spartan®-3E 標準包裝:40 系列:Spartan® 6 LX LAB/CLB數:3411 邏輯元件/單元數:43661 RAM 位總計:2138112 輸入/輸出數:358 門數:- 電源電壓:1.14 V ~ 1.26 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:676-BGA 供應商設備封裝:676-FBGA(27x27)
XC3S1600E-4FGG484C 制造商:Xilinx 功能描述:FPGA SPARTAN-3E 1.6M GATES 33192 CELLS 572MHZ 90NM 1.2V 484F - Trays 制造商:Xilinx 功能描述:FPGA SPARTAN-3E 1600K GATES 484FBGA
XC3S1600E-4FGG484I 功能描述:IC FPGA SPARTAN-3E 1600K 484FBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:Spartan®-3E 產品變化通告:Step Intro and Pkg Change 11/March/2008 標準包裝:1 系列:Virtex®-5 SXT LAB/CLB數:4080 邏輯元件/單元數:52224 RAM 位總計:4866048 輸入/輸出數:480 門數:- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,FCBGA 供應商設備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
XC3S1600E-4FT256C 制造商:XILINX 制造商全稱:XILINX 功能描述:Spartan-3E FPGA Family
XC3S1600E-4FT256I 制造商:XILINX 制造商全稱:XILINX 功能描述:Spartan-3E FPGA Family
主站蜘蛛池模板: 苏尼特左旗| 钟山县| 平顶山市| 荃湾区| 衡东县| 张家口市| 海盐县| 泾阳县| 和田县| 北流市| 舒兰市| 晴隆县| 北京市| 大荔县| 铅山县| 肇庆市| 德化县| 正镶白旗| 平阴县| 清流县| 沾化县| 巨野县| 赤壁市| 乌拉特后旗| 凤凰县| 西青区| 仁化县| 行唐县| 读书| 永嘉县| 收藏| 平泉县| 全南县| 赫章县| 闸北区| 兰州市| 乌苏市| 萨迦县| 湘潭市| 鹤庆县| 沧源|