欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: AD7723BS
廠商: ANALOG DEVICES INC
元件分類: ADC
英文描述: 16-Bit, 1.2 MSPS CMOS, Sigma-Delta ADC
中文描述: 1-CH 16-BIT DELTA-SIGMA ADC, SERIAL/PARALLEL ACCESS, PQFP44
封裝: MO-112-AA, MQFP-44
文件頁數: 4/23頁
文件大小: 435K
代理商: AD7723BS
AD7723
–4–
REV. 0
(AV
DD
= DV
DD
= +5 V
6
5%; AGND = AGND1 = DGND = 0 V; f
CLKIN
= 19.2 MHz; C
L
= 50 pF; SFMT =
Logic Low or High, CFMT = Logic Low or High; T
A
= T
MIN
to T
MAX
unless otherwise noted)
TIMING SPECIFICATIONS
Parameter
Symbol
Min
Typ
Max
Units
CLKIN Frequency
CLKIN Period (t
CLK
= 1/f
CLK
)
CLKIN Low Pulsewidth
CLKIN High Pulsewidth
CLKIN Rise Time
CLKIN Fall Time
F
CLK
t
1
t
2
t
3
t
4
t
5
1
0.052
0.45
×
t
1
0.45
×
t
1
5
5
19.2
1
0.55
×
t
1
0.55
×
t
1
MHz
μ
s
ns
ns
FSI Setup Time
FSI Hold Time
FSI High Time
1
CLKIN to SCO Delay
SCO Period
2
, SCR = 1
SCO Period
2
, SCR = 0
SCO Transition to FSO High Delay
SCO Transition to FSO Low Delay
SCO Transition to SDO Valid Delay
SCO Transition from FSI
3
SDO Enable Delay Time
SDO Disable Delay Time
t
6
t
7
t
8
t
9
t
10
t
10
t
11
t
12
t
13
t
14
t
15
t
16
0
0
5
5
1
40
ns
ns
t
CLK
ns
t
CLK
t
CLK
ns
ns
ns
25
2
1
0
0
5
60
5
5
5
5
12
t
CLK
+ t
2
20
20
ns
ns
DRDY
High Time
2
Conversion Time
2
(Refer to Tables I and II)
CLKIN to
DRDY
Transition
CLKIN to DATA Valid
CS
/
RD
Setup Time to CLKIN
CS
/
RD
Hold Time to CLKIN
Data Access Time
Bus Relinquish Time
t
17
t
18
t
19
t
20
t
21
t
22
t
23
t
24
2
16/32
t
CLK
t
CLK
ns
ns
ns
ns
ns
ns
35
20
50
35
0
20
20
20
35
35
SYNC Input Pulsewidth
SYNC Low Time before CLKIN Rising
DRDY
High Delay after Rising SYNC
DRDY
Low Delay after SYNC Low
t
25
t
26
t
27
t
28
1
0
t
CLK
ns
ns
t
CLK
25
35
2049
NOTES
1
FSO pulses are gated by the release of FSI (going low).
2
Guaranteed by design.
3
Frame Sync is initiated on the falling edge of CLKIN.
Specifications subject to change without notice.
I
1.6mA
+1.6V
C
L
50pF
TO
OUTPUT
PIN
I
200
m
A
Figure 1. Load Circuit for Timing Specifications
相關PDF資料
PDF描述
AD7724AST Dual CMOS Modulators
AD7724 Dual CMOS Modulators
AD7725 16-Bit 900 kSPS ADC with a Programmable Postprocessor
AD7725BS 16-Bit 900 kSPS ADC with a Programmable Postprocessor
AD7729 Dual Sigma-Delta ADC with Auxiliary DAC
相關代理商/技術參數
參數描述
AD7723BS-REEL 制造商:Analog Devices 功能描述:Single ADC Delta-Sigma 19.2Msps 16-bit Parallel/Serial 44-Pin MQFP T/R
AD7723BSZ 功能描述:IC ADC 16BIT SIGMA-DELTA 44MQFP RoHS:是 類別:集成電路 (IC) >> 數據采集 - 模數轉換器 系列:- 其它有關文件:TSA1204 View All Specifications 標準包裝:1 系列:- 位數:12 采樣率(每秒):20M 數據接口:并聯 轉換器數目:2 功率耗散(最大):155mW 電壓電源:模擬和數字 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:48-TQFP 供應商設備封裝:48-TQFP(7x7) 包裝:Digi-Reel® 輸入數目和類型:4 個單端,單極;2 個差分,單極 產品目錄頁面:1156 (CN2011-ZH PDF) 其它名稱:497-5435-6
AD7723BSZ1 制造商:AD 制造商全稱:Analog Devices 功能描述:16-Bit, 1.2 MSPS CMOS, Sigma-Delta ADC
AD7723BSZ-REEL 功能描述:IC ADC 16BIT SIGMA-DELTA 44MQFP RoHS:是 類別:集成電路 (IC) >> 數據采集 - 模數轉換器 系列:- 標準包裝:1 系列:- 位數:14 采樣率(每秒):83k 數據接口:串行,并聯 轉換器數目:1 功率耗散(最大):95mW 電壓電源:雙 ± 工作溫度:0°C ~ 70°C 安裝類型:通孔 封裝/外殼:28-DIP(0.600",15.24mm) 供應商設備封裝:28-PDIP 包裝:管件 輸入數目和類型:1 個單端,雙極
AD7723BSZ-REEL1 制造商:AD 制造商全稱:Analog Devices 功能描述:16-Bit, 1.2 MSPS CMOS, Sigma-Delta ADC
主站蜘蛛池模板: 交口县| 盖州市| 上饶县| 茂名市| 阿巴嘎旗| 阿拉善左旗| 南平市| 五大连池市| 雷州市| 南华县| 津南区| 萨嘎县| 高密市| 普宁市| 阜平县| 凯里市| 偃师市| 宝兴县| 温宿县| 岳普湖县| 海口市| 蓬溪县| 吉木萨尔县| 亚东县| 兴业县| 林口县| 慈利县| 定襄县| 修水县| 罗山县| 阳泉市| 龙海市| 衡水市| 龙山县| 多伦县| 揭西县| 昌江| 舟山市| 德州市| 海宁市| 卢湾区|