
Table of Contents
MC68HC08AB16A
—
Rev. 2.0
Technical Data
MOTOROLA
Table of Contents
9
8.7.1
8.7.2
Wait Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .116
Stop Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .117
8.8
8.8.1
8.8.2
8.8.3
SIM Registers. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .119
SIM Break Status Register. . . . . . . . . . . . . . . . . . . . . . . . .119
SIM Reset Status Register. . . . . . . . . . . . . . . . . . . . . . . . .120
SIM Break Flag Control Register . . . . . . . . . . . . . . . . . . . .121
Section 9. Clock Generator Module (CGM)
9.1
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .123
9.2
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .124
9.3
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .124
9.4
9.4.1
9.4.2
9.4.2.1
9.4.2.2
9.4.2.3
9.4.2.4
9.4.2.5
9.4.3
9.4.4
Functional Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .125
Crystal Oscillator Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . .126
Phase-Locked Loop (PLL) Circuit . . . . . . . . . . . . . . . . . . .127
PLL Circuits . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .127
Acquisition and Tracking Modes . . . . . . . . . . . . . . . . . .128
Manual and Automatic PLL Bandwidth Modes . . . . . . .128
Programming the PLL . . . . . . . . . . . . . . . . . . . . . . . . . .130
Special Programming Exceptions . . . . . . . . . . . . . . . . .131
Base Clock Selector Circuit . . . . . . . . . . . . . . . . . . . . . . . .132
CGM External Connections . . . . . . . . . . . . . . . . . . . . . . . .132
9.5
9.5.1
9.5.2
9.5.3
9.5.4
9.5.5
9.5.6
9.5.7
9.5.8
I/O Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .134
Crystal Amplifier Input Pin (OSC1). . . . . . . . . . . . . . . . . . .134
Crystal Amplifier Output Pin (OSC2) . . . . . . . . . . . . . . . . .134
External Filter Capacitor Pin (CGMXFC) . . . . . . . . . . . . . .134
PLL Analog Power Pin (V
DDA
) . . . . . . . . . . . . . . . . . . . . . .134
Oscillator Enable Signal (SIMOSCEN). . . . . . . . . . . . . . . .134
Crystal Output Frequency Signal (CGMXCLK) . . . . . . . . .135
CGM Base Clock Output (CGMOUT). . . . . . . . . . . . . . . . .135
CGM CPU Interrupt (CGMINT) . . . . . . . . . . . . . . . . . . . . .135
9.6
9.6.1
9.6.2
9.6.3
CGM Registers. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .135
PLL Control Register (PCTL) . . . . . . . . . . . . . . . . . . . . . . .136
PLL Bandwidth Control Register (PBWC) . . . . . . . . . . . . .138
PLL Programming Register (PPG). . . . . . . . . . . . . . . . . . .140