欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: ADSP-21363
廠商: Analog Devices, Inc.
英文描述: SHARC Processor
中文描述: SHARC處理器
文件頁數: 24/44頁
文件大?。?/td> 396K
代理商: ADSP-21363
Rev. PrA
|
Page 24 of 44
|
September 2004
ADSP-21363
Preliminary Technical Data
Memory Read—Parallel Port
Use these specifications for asynchronous interfacing to memo-
ries (and memory-mapped peripherals) when the
ADSP-21363 is accessing external memory space.
Table 20. 8-Bit Memory Read Cycle
Parameter
Timing Requirements
t
DRS
t
DRH
t
DAD
Min
Max
Unit
Address/Data 7–0 Setup Before RD High
Address/Data 7–0 Hold After RD High
Address 15–8 to Data Valid
3.3
0
ns
ns
ns
D + t
PCLK
– 5
Switching Characteristics
t
ALEW
t
ADAS
1
t
RRH
t
ALERW
t
RWALE
t
ADAH
1
t
ALEHZ
1
t
RW
t
RDDRV
t
ADRH
D = (Data Cycle Duration = the value set by the PPDUR bits (5–1) in the PPCTL register) × t
PCLK
H = t
PCLK
(if a hold cycle is specified, else H = 0)
F = 7 x t
PCLK
(if FLASH_MODE is set else F = 0)
t
PCLK
= (Peripheral) Clock Period = 2 × t
CCLK
1
On reset, ALE is an active high cycle. However, it can be configured by software to be active low.
ALE Pulse Width
Address/Data 15–0 Setup Before ALE Deasserted
Delay Between RD Rising Edge to Next Falling Edge.
ALE Deasserted to Read Asserted
Read Deasserted to ALE Asserted
Address/Data 15–0 Hold After ALE Deasserted
ALE Deasserted to Address/Data7–0 in High Z
RD Pulse Width
RD Address Drive After Read High
Address/Data 15–8 Hold After RD High
2 × t
PCLK
– 2.0
t
PCLK
– 2.5
H + t
PCLK
– 1
2 × t
PCLK
– 2
F + H + 0.5
t
PCLK
– 0.8
t
PCLK
– 0.8
D – 2
F + H + t
PCLK
– 1
H
ns
ns
ns
ns
ns
t
PCLK
ns
ns
ns
ns
Figure 17. Read Cycle For 8-Bit Memory Timing
VALID ADDRESS
VALID
ADDRESS
AD15-8
t
ADAS
VALID ADDRESS
AD7-0
t
ALEW
ALE
RD
t
RW
WR
t
ADAH
t
ADRH
t
DRS
t
DRH
t
DAD
t
ALERW
t
RWALE
VALID
DATA
VALID
ADDRESS
t
RDDRV
t
ALEHZ
VALID ADDRESS
VALID ADDRESS
VALID
DATA
t
RRH
相關PDF資料
PDF描述
ADSP-21363SBBC-ENG SHARC Processor
ADSP-21363SBBCZENG SHARC Processor
ADSP-21364 SHARC Processor
ADSP-21364SBBC-ENG SHARC Processor
ADSP-21364SBBCZENG SHARC Processor
相關代理商/技術參數
參數描述
ADSP-21363BBC-1AA 功能描述:IC DSP 32BIT 333MHZ 136-CSPBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - DSP(數字式信號處理器) 系列:SHARC® 標準包裝:2 系列:StarCore 類型:SC140 內核 接口:DSI,以太網,RS-232 時鐘速率:400MHz 非易失內存:外部 芯片上RAM:1.436MB 電壓 - 輸入/輸出:3.30V 電壓 - 核心:1.20V 工作溫度:-40°C ~ 105°C 安裝類型:表面貼裝 封裝/外殼:431-BFBGA,F(xiàn)CBGA 供應商設備封裝:431-FCPBGA(20x20) 包裝:托盤
ADSP-21363BBCZ1AA 制造商:Analog Devices 功能描述:- Trays
ADSP-21363BBCZ-1AA 功能描述:IC DSP 32BIT 333MHZ 136CSPBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - DSP(數字式信號處理器) 系列:SHARC® 標準包裝:40 系列:TMS320DM64x, DaVinci™ 類型:定點 接口:I²C,McASP,McBSP 時鐘速率:400MHz 非易失內存:外部 芯片上RAM:160kB 電壓 - 輸入/輸出:3.30V 電壓 - 核心:1.20V 工作溫度:0°C ~ 90°C 安裝類型:表面貼裝 封裝/外殼:548-BBGA,F(xiàn)CBGA 供應商設備封裝:548-FCBGA(27x27) 包裝:托盤 配用:TMDSDMK642-0E-ND - DEVELPER KIT W/NTSC CAMERA296-23038-ND - DSP STARTER KIT FOR TMS320C6416296-23059-ND - FLASHBURN PORTING KIT296-23058-ND - EVAL MODULE FOR DM642TMDSDMK642-ND - DEVELOPER KIT W/NTSC CAMERA
adsp-21363bsqz-1aa 制造商:Analog Devices 功能描述:
ADSP-21363BSWZ-1AA 功能描述:IC DSP 32BIT 333MHZ EPAD 144LQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - DSP(數字式信號處理器) 系列:SHARC® 標準包裝:40 系列:TMS320DM64x, DaVinci™ 類型:定點 接口:I²C,McASP,McBSP 時鐘速率:400MHz 非易失內存:外部 芯片上RAM:160kB 電壓 - 輸入/輸出:3.30V 電壓 - 核心:1.20V 工作溫度:0°C ~ 90°C 安裝類型:表面貼裝 封裝/外殼:548-BBGA,F(xiàn)CBGA 供應商設備封裝:548-FCBGA(27x27) 包裝:托盤 配用:TMDSDMK642-0E-ND - DEVELPER KIT W/NTSC CAMERA296-23038-ND - DSP STARTER KIT FOR TMS320C6416296-23059-ND - FLASHBURN PORTING KIT296-23058-ND - EVAL MODULE FOR DM642TMDSDMK642-ND - DEVELOPER KIT W/NTSC CAMERA
主站蜘蛛池模板: 高青县| 玉树县| 嘉峪关市| 石渠县| 镇宁| 永德县| 宜兰市| 高清| 普格县| 建始县| 滨海县| 定襄县| 乌鲁木齐市| 珠海市| 武强县| 罗江县| 日照市| 金塔县| 蓬安县| 延安市| 舟山市| 剑阁县| 安宁市| 行唐县| 襄汾县| 卫辉市| 定陶县| 始兴县| 惠来县| 重庆市| 正定县| 玉门市| 赫章县| 息烽县| 镇原县| 涡阳县| 长春市| 措美县| 赣州市| 阿巴嘎旗| 平罗县|