欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: 935262469557
廠商: NXP SEMICONDUCTORS
元件分類: 消費家電
英文描述: SPECIALTY CONSUMER CIRCUIT, PQFP240
封裝: 32 X 32 MM, 3.40 MM HEIGHT, MSQFP-240
文件頁數: 8/518頁
文件大?。?/td> 7111K
代理商: 935262469557
第1頁第2頁第3頁第4頁第5頁第6頁第7頁當前第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁第387頁第388頁第389頁第390頁第391頁第392頁第393頁第394頁第395頁第396頁第397頁第398頁第399頁第400頁第401頁第402頁第403頁第404頁第405頁第406頁第407頁第408頁第409頁第410頁第411頁第412頁第413頁第414頁第415頁第416頁第417頁第418頁第419頁第420頁第421頁第422頁第423頁第424頁第425頁第426頁第427頁第428頁第429頁第430頁第431頁第432頁第433頁第434頁第435頁第436頁第437頁第438頁第439頁第440頁第441頁第442頁第443頁第444頁第445頁第446頁第447頁第448頁第449頁第450頁第451頁第452頁第453頁第454頁第455頁第456頁第457頁第458頁第459頁第460頁第461頁第462頁第463頁第464頁第465頁第466頁第467頁第468頁第469頁第470頁第471頁第472頁第473頁第474頁第475頁第476頁第477頁第478頁第479頁第480頁第481頁第482頁第483頁第484頁第485頁第486頁第487頁第488頁第489頁第490頁第491頁第492頁第493頁第494頁第495頁第496頁第497頁第498頁第499頁第500頁第501頁第502頁第503頁第504頁第505頁第506頁第507頁第508頁第509頁第510頁第511頁第512頁第513頁第514頁第515頁第516頁第517頁第518頁
Philips Semiconductors
Video Out
File: evo.fm5, modified 7/24/99
PRELIMINARY INFORMATION
7-3
The frame timing generator provides programmable im-
age timing including horizontal and vertical blanking,
SAV and EAV code insertion, overlay start and end tim-
ing, and horizontal and frame timing pulses. It also sup-
plies start-of-message and end-of-message timing in the
message passing mode. The sync timing pulses can be
generated by the frame timing unit, or the frame timing
unit can be driven by externally supplied sync timing
pulses, as determined by the SYNC_MASTER bit.
The video clock generator produces a programmable
video clock. The video clock generator can supply the
video clock for the frame timing generator and external
devices, or it can be driven by an external clock signal.
7.6
CLOCK SYSTEM
Positive edges of VO_CLK drive all VO output events. A
block diagram of the VO clock system is shown in
Figure 7-5. The VO clock is either supplied externally or
internally generated by the VO, as controlled by the CLK-
OUT bit in the VO_CTL register. When the CLKOUT bit
is zero, the VO clock is supplied by an external source
through the VO_CLK pin as an input. This is the default
mode, entered at hardware reset. When CLKOUT is a
one, an internal clock generator supplies the VO clock
and drives the VO_CLK pin as an output.
At the heart of the internal clock generator system is a
square wave DDS (Direct Digital Synthesizer). The DDS
can be programmed to emit frequencies from 0 Hz to 40
MHz. The output of the DDS is sent to a phase locked
loop filter, which removes clock jitter from the DDS out-
put signal. The PLL can also be used to divide or double
the DDS frequency. The PLL VCO operates from 8 MHz
to 90 MHz. The PLL needs to be enabled/programmed,
as described in section 7.15. DDS programming is ac-
complished by setting the FREQUENCY field in the
VO_CLOCK register according to the TM1100 specific
equation in Figure 7-6. Note that the VO_CLK frequency
can be a divider or multiple of fDDS., as determined by the
PLL subsystem settings.
7.6.1
TM1000 Compatibility Mode
TM1000 DDS compatibility mode is provided so that
TM1000 software runs without changes. It should NOT
be used for new software development, since clock jitter
in TM1000 mode is 3x larger than in the new TM1100
mode. TM1000 mode is automatically entered whenever
FREQUENCY[31] = 0. In TM1000 mode, DDS frequency
is set as follows:
7.7
IMAGE TIMING
The VO emits a serial byte data stream used by a CCIR
656 device to generate a displayed image. Figure 7-7
shows an NTSC-compatible, 525-line interlaced image.
The field and line numbers are shown for reference.
Interlaced images are generated by the display hardware
by controlling the vertical retrace timing. A timing dia-
gram of NTSC compatible interlaced frame timing illus-
trating the analog vertical retrace signal is shown in
Figure 7-8 for reference. The vertical retrace signal for
the second field begins in the middle of the horizontal line
that ends the first field. This causes the first line of the
second field to begin halfway across the display screen
VO_CLK
I/O-5 The Video Out unit emits VO_DATA
on a positive edge of VO_CLK.
VO_CLK can be congured as input
(reset default) or output.
If congured as input: VO_CLK is
received from external display clock
master circuitry.
If congured as output, TM1100
emits a programmable clock fre-
quency. The emitted frequency can
be set between approx. 4MHz and
80 MHz with a resolution of 0.07 Hz.
The clock generated is frequency
accurate and has low jitter proper-
ties due to a combination of an on-
chip DDS (Direct Digital Synthe-
sizer) and VCO/PLL.
Table 7-1. Video Out Interface Pins
Signal Name
Type
Description
Video Frame
Timing
Generator
Video Clock
Generator
Image Generator
Overlay Generator
Message/Data Generator
VO_IO1
(HS or Start Msg)
VO_IO2
(VS or End Msg)
VO_CLK
VO_DATA[0:7]
SDRAM
Highway
Figure 7-4. Video Out block diagram.
Square-Wave DDS
FREQUENCY
PLL
Filter
VO_CLK
VO_CLK Internal
(to Frame Timing Gen.)
CLKOUT
3
× CPU Clock
0
3
Figure 7-5. Video Out clock system.
Figure 7-6. DDS Oscillator Frequency (TM1100)
FREQUENCY
2
31
f
DDS
2
32
9 f
DSPCPU
-------------------------------
+
=
FREQUENCY
f
DDS
2
32
3 f
DSPCPU
-------------------------------
=
相關PDF資料
PDF描述
935263151557 SPECIALTY CONSUMER CIRCUIT, PQFP240
935263331557 SPECIALTY CONSUMER CIRCUIT, PQFP240
935263133112 26 W, 1 CHANNEL, AUDIO AMPLIFIER, PZIP17
935263384118 SPECIALTY ANALOG CIRCUIT, PDSO16
935263384112 SPECIALTY ANALOG CIRCUIT, PDSO16
相關代理商/技術參數
參數描述
935264217557 制造商:NXP Semiconductors 功能描述:SUB ONLY IC
935267356112 制造商:NXP Semiconductors 功能描述:IC TEA1507PN
935268081112 制造商:NXP Semiconductors 功能描述:SUB ONLY IC
935268721125 制造商:NXP Semiconductors 功能描述:Buffer/Line Driver 1-CH Non-Inverting 3-ST CMOS 5-Pin TSSOP T/R
935269304128 制造商:ST-Ericsson 功能描述:IC AUDIO CODEC W/TCH SCRN 48LQFP
主站蜘蛛池模板: 唐河县| 正宁县| 阳新县| 兴和县| 沭阳县| 九江县| 南部县| 津南区| 永清县| 桑日县| 利津县| 布尔津县| 阜城县| 韶关市| 陆川县| 同心县| 武定县| 万荣县| 微博| 岳阳县| 白玉县| 区。| 苍梧县| 镇原县| 富裕县| 神木县| 安图县| 县级市| 洛浦县| 兴义市| 英吉沙县| 淮南市| 集贤县| 通州区| 简阳市| 吉安县| 柞水县| 陈巴尔虎旗| 通化市| 淄博市| 松滋市|