欧美成人免费电影,国产欧美一区二区三区精品酒店,精品国产a毛片,色网在线免费观看

參數資料
型號: ARM720T
廠商: Electronic Theatre Controls, Inc.
英文描述: General-purpose 32-bit Microprocessor with 8KB cache, enlarged Write buffer, and Memory Management Unit (MMU) combined in a single chip
中文描述: 通用32位微處理器與8KB的高速緩存,擴大寫入緩沖區和內存管理單元(MMU)在單一芯片上結合
文件頁數: 69/242頁
文件大小: 831K
代理商: ARM720T
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁當前第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁
Configuration
ARM DDI 0192A
Copyright ARM Limited 1997, 1998, 2000. All rights reserved.
3-9
3.3.7
Register 6, Fault Address Register
Reading CP15 register 6 returns the value of the
Fault Address Register
(FAR). The
FAR holds the virtual address of the access that was attempted when a fault occurred.
The FAR is only updated for data faults, not for prefetch faults.
Writing CP15 register 6 sets the FAR to the value of the data written. This is useful
when a debugger has to restore the value of the FAR.
The CRm and opcode_2 fields should be zero when reading or writing CP15 register 6.
Register 6 is shown in Figure 3-10.
Figure 3-10 Register 6
Note
Register 6 contains a modified virtual address if the FCSE PID register is nonzero.
3.3.8
Register 7, cache operations
Writing to CP15 register 7 manages the unified instruction and data cache of the
ARM720T. Only one cache operation is defined using the following opcode_2 and
CRm fields in the MCR instruction that writes the CP15 register 7.
Caution
The Invalidate ID cache function invalidates all cache data. Use this with caution.
Register 7 is shown in Table 3-2.
Reading from CP15 register 7 is undefined.
3.3.9
Register 8, TLB operations
Writing to CP15 register 8 controls the
Translation Lookaside Buffer
(TLB). The
ARM720T implements a unified instruction and data TLB.
31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10 09 08 07 06 05 04 03 02 01 00
Fault address
Table 3-2 Cache operation
Function
opcode_2 value
CRm value
Data
Instruction
Invalidate ID cache
0b000
0b0111
SBZ
MCR p15, 0, Rd, c7, c7, 0
相關PDF資料
PDF描述
AS-568 SEMI-PRECISION POWER WIREWOUND RESISTOR
AS568 SEMI-PRECISION POWER WIREWOUND RESISTOR
AS-1 SEMI-PRECISION POWER WIREWOUND RESISTOR
AS-5 SEMI-PRECISION POWER WIREWOUND RESISTOR
AS-7 SEMI-PRECISION POWER WIREWOUND RESISTOR
相關代理商/技術參數
參數描述
ARM7DIMM-LPC2478 功能描述:模塊化系統 - SOM LPC2478 ARM7 DIMM Module, Rev 2.2 RoHS:否 制造商:Digi International 外觀尺寸:ConnectCore 9P 處理器類型:ARM926EJ-S 頻率:150 MHz 存儲容量:8 MB, 16 MB 存儲類型:NOR Flash, SDRAM 接口類型:I2C, SPI, UART 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 尺寸:1.97 in x 1.97 in x 6.1 in
ARM7TDI 制造商:未知廠家 制造商全稱:未知廠家 功能描述:周立功的中文ARM7TDI文檔
ARM7TDMI 制造商:未知廠家 制造商全稱:未知廠家 功能描述:general purpose 32-bit microprocessors
ARM7TDMI_G 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Technical Reference Manual
ARM7TDMI-S 制造商:未知廠家 制造商全稱:未知廠家 功能描述:周立功的中文ARM7TDI文檔
主站蜘蛛池模板: 台前县| 肃南| 靖西县| 马公市| 右玉县| 兴隆县| 固始县| 登封市| 隆回县| 金寨县| 青龙| 祁东县| 临潭县| 渭源县| 林周县| 清水县| 肇源县| 兖州市| 合水县| 申扎县| 延寿县| 天津市| 南城县| 静海县| 久治县| 九龙坡区| 米脂县| 海口市| 望城县| 遂溪县| 巴楚县| 太湖县| 博客| 固始县| 镇原县| 漾濞| 珠海市| 湖州市| 无为县| 平泉县| 卫辉市|